-
公开(公告)号:CN109491707B
公开(公告)日:2022-03-04
申请号:CN201811260595.9
申请日:2018-10-26
Applicant: 西安空间无线电技术研究所
Abstract: 一种DSP程序在轨重构和维护方法,首先将FPGA、DSP、Nor Flash构成T型总线,然后将DSP原始程序版本对应的位流文件存储在存储器Nor Flash的基片中,控制FPGA接收上注的重构程序版本对应的位流文件,并写入Nor Flash中当前重构程序版本对应的基片,最后对DSP原始程序版本、DSP重构程序版本中的程序段、数据段分别进行分段,根据DSP重构程序版本的变更情况,对变更扇区进行重构,实时读取DSP重构程序版本对应的三份数据,按位进行三取二判决,得到发生单粒子翻转的扇区,并根据三取二判决结果进行回写纠错、完成DSP在线维护。
-
公开(公告)号:CN109239689B
公开(公告)日:2020-07-14
申请号:CN201811080968.4
申请日:2018-09-17
Applicant: 西安空间无线电技术研究所
IPC: G01S7/41
Abstract: 一种基于FPGA的雷达成像处理自动截位系统,涉及空间微波遥感技术领域;包括AD采集模块、数字下变频模块、多普勒预补偿模块、傅里叶变换模块、脉冲压缩徙动矫正模块、逆傅里叶变换模块、数据缓存模块、相位补偿模块和频谱分析模块;对第一幅以及后续图像的截位处理方法,细分了应用情况,仅第一幅图像通过默认值截位,后续图像均采用统计出的截位值,实现了自动截位控制,克服现有方法自适应性差、通用性差的缺点;本发明通用性强,利于工程实现,软件移植性强,为雷达成像处理的工程实现打下了关键基础。
-
公开(公告)号:CN106093624B
公开(公告)日:2018-11-23
申请号:CN201610378291.7
申请日:2016-05-31
Applicant: 西安空间无线电技术研究所
IPC: G01R31/00
Abstract: 一种多通道数字相关器性能测试方法,首先产生两路非相关噪声信号,并分别进行功分处理,将功分得到的两路功分信号进行移相得到两路噪声信号,其余两路进行衰减、合路后得到第三路噪声信号,调节衰减量、移相值直至三路噪声信号满足要求,然后将三路噪声信号进行功分处理得到多路待测试源通道并送至待测试数字相关器,得到实测复相关值,同时计算得到预期复相关值,最后根据实测复相关值、预期复相关值得到待测试数字相关器精度并完成当待测试数字相关器精度测试。本发明方法通过使用切换控制矩阵器实现了待测试数字相关器多路通道同时测试,解决了现有技术中人为操作过多及长时间性能漂移引入误差的问题,具有较好的适用价值。
-
公开(公告)号:CN106093624A
公开(公告)日:2016-11-09
申请号:CN201610378291.7
申请日:2016-05-31
Applicant: 西安空间无线电技术研究所
IPC: G01R31/00
CPC classification number: G01R31/00
Abstract: 一种多通道数字相关器性能测试方法,首先产生两路非相关噪声信号,并分别进行功分处理,将功分得到的两路功分信号进行移相得到两路噪声信号,其余两路进行衰减、合路后得到第三路噪声信号,调节衰减量、移相值直至三路噪声信号满足要求,然后将三路噪声信号进行功分处理得到多路待测试源通道并送至待测试数字相关器,得到实测复相关值,同时计算得到预期复相关值,最后根据实测复相关值、预期复相关值得到待测试数字相关器精度并完成当待测试数字相关器精度测试。本发明方法通过使用切换控制矩阵器实现了待测试数字相关器多路通道同时测试,解决了现有技术中人为操作过多及长时间性能漂移引入误差的问题,具有较好的适用价值。
-
公开(公告)号:CN105242242A
公开(公告)日:2016-01-13
申请号:CN201510536421.0
申请日:2015-08-27
Applicant: 西安空间无线电技术研究所
IPC: G01S7/02
CPC classification number: G01S7/02
Abstract: 本发明涉及一种基于参数拟合的超大带宽信号预失真补偿方法,该方法通过对失真的超大带宽信号进行分析,提取出超大带宽信号产生系统的失真特性,计算出与其失真相关的幅度失真参数和相位失真参数,利用幅度失真参数和相位失真参数与超大带宽信号的理论值进行简单乘法和除法计算可以实时补偿超大带宽信号的基带数据,最后利用现场可编程门阵列(FPGA)和数字模拟转换器(DAC)将补偿后的超大带宽信号的基带数据送出,即可得到补偿后的超大带宽信号。该方法不需要构造预失真滤波器等复杂操作,实现简单;不需要大量的乘法器或大容量存储器,资源消耗少;补偿后幅度误差和相位误差减小到补偿前的十分之一,补偿效果明显;适用于超大带宽信号的预失真补偿。
-
公开(公告)号:CN105242242B
公开(公告)日:2017-12-19
申请号:CN201510536421.0
申请日:2015-08-27
Applicant: 西安空间无线电技术研究所
IPC: G01S7/02
Abstract: 本发明涉及一种基于参数拟合的超大带宽信号预失真补偿方法,该方法通过对失真的超大带宽信号进行分析,提取出超大带宽信号产生系统的失真特性,计算出与其失真相关的幅度失真参数和相位失真参数,利用幅度失真参数和相位失真参数与超大带宽信号的理论值进行简单乘法和除法计算可以实时补偿超大带宽信号的基带数据,最后利用现场可编程门阵列(FPGA)和数字模拟转换器(DAC)将补偿后的超大带宽信号的基带数据送出,即可得到补偿后的超大带宽信号。该方法不需要构造预失真滤波器等复杂操作,实现简单;不需要大量的乘法器或大容量存储器,资源消耗少;补偿后幅度误差和相位误差减小到补偿前的十分之一,补偿效果明显;适用于超大带宽信号的预失真补偿。
-
公开(公告)号:CN109491707A
公开(公告)日:2019-03-19
申请号:CN201811260595.9
申请日:2018-10-26
Applicant: 西安空间无线电技术研究所
Abstract: 一种DSP程序在轨重构和维护方法,首先将FPGA、DSP、Nor Flash构成T型总线,然后将DSP原始程序版本对应的位流文件存储在存储器Nor Flash的基片中,控制FPGA接收上注的重构程序版本对应的位流文件,并写入Nor Flash中当前重构程序版本对应的基片,最后对DSP原始程序版本、DSP重构程序版本中的程序段、数据段分别进行分段,根据DSP重构程序版本的变更情况,对变更扇区进行重构,实时读取DSP重构程序版本对应的三份数据,按位进行三取二判决,得到发生单粒子翻转的扇区,并根据三取二判决结果进行回写纠错、完成DSP在线维护。
-
公开(公告)号:CN109239689A
公开(公告)日:2019-01-18
申请号:CN201811080968.4
申请日:2018-09-17
Applicant: 西安空间无线电技术研究所
IPC: G01S7/41
Abstract: 一种基于FPGA的雷达成像处理自动截位系统,涉及空间微波遥感技术领域;包括AD采集模块、数字下变频模块、多普勒预补偿模块、傅里叶变换模块、脉冲压缩徙动矫正模块、逆傅里叶变换模块、数据缓存模块、相位补偿模块和频谱分析模块;对第一幅以及后续图像的截位处理方法,细分了应用情况,仅第一幅图像通过默认值截位,后续图像均采用统计出的截位值,实现了自动截位控制,克服现有方法自适应性差、通用性差的缺点;本发明通用性强,利于工程实现,软件移植性强,为雷达成像处理的工程实现打下了关键基础。
-
公开(公告)号:CN106093884B
公开(公告)日:2018-09-18
申请号:CN201610377929.5
申请日:2016-05-31
Applicant: 西安空间无线电技术研究所
Abstract: 一种改进的基于FPGA的多通相关处理实现方法,首先对待相关处理信号进行正交变换、同或运算,得到同或结果数据后将分别使用二进制加法器得到加法器输出数据,然后令计数器循环计数,将加法器输出数据、RAM块中数据作为累加器输入,得到累加结果数据并作为新的RAM块中数据,最后当计数等于积分时间时,将累加器的计算结果作为多通道相关处理结果输出。本发明方法通过对相关数据进行1bit加法运算、二进制加法器分组,与现有技术相比,在简化了FPGA运算逻辑的同时,还减少了FPGA中逻辑资源的占用率,在输入信号路数较多时,可明显提高FPGA的处理效率,具有较好的适用价值。
-
公开(公告)号:CN107703507A
公开(公告)日:2018-02-16
申请号:CN201710770408.0
申请日:2017-08-31
Applicant: 西安空间无线电技术研究所
IPC: G01S13/90
Abstract: 本发明公开了一种基于FPGA的目标聚类实现方法及装置,其中,该方法包括以下步骤:SAR图像经过检测得到超过检测门限点的行列位置向量;在FPGA中建立三个先入先出队列,将所有待聚类的元素放入FIFO1中;将FIFO1的所有待聚类的元素依次读出,将第一个元素的坐标与所有元素坐标相比较进行聚类,能够聚成同一个目标的元素放入FIFO2,否则将元素放入FPGA的FIFO3;判断FIFO3是否为空,若为空则表示FIFO2中的所有元素都聚为一类目标;若FIFO3非空且FIFO2中元素个数为1,则FIFO2中的一个元素聚类成为一点,将步骤3中的FIFO3的数据写入FIFO1中,从步骤3开始进行新一个目标的聚类。本发明不但可以准确对目标实现点迹凝聚,还可以减少硬件开销、降低FPGA功耗,提高实时性。
-
-
-
-
-
-
-
-
-