一种U频段微波直接调制系统

    公开(公告)号:CN110830040B

    公开(公告)日:2023-04-14

    申请号:CN201911056691.6

    申请日:2019-10-31

    Abstract: 一种U频段微波直接调制系统,包括:C频段本振电路、C频段放大电路、U频段的8倍频电路、U频段的QPSK微波直接调制电路、电平转换电路;C频段本振电路以高稳参考源为输入,对高稳参考源进行取样锁相,产生极低相位噪声的C频段载波;C频段放大电路,对极低相位噪声的C频段载波进行功率放大、隔离后;U频段的8倍频电路,对放大、隔离后的极低相位噪声的C频段载波,进行多次谐波倍频、隔离后,从而产生U频段的载波;电平转换电路将外部数据进行双极性变换,得到双极性电平的数据;U频段的QPSK微波直接调制电路在双极性电平的数据驱动下,调制U频段的载波的相位,实现QPSK调制,得到QPSK调制信号,隔离后输出。

    一种新型多频段频率选择表面单元

    公开(公告)号:CN109149118A

    公开(公告)日:2019-01-04

    申请号:CN201810968674.9

    申请日:2018-08-23

    Abstract: 本发明公开了一种多频全金属频率选择表面单元,其为全金属3D结构,由其周期性排列构成的全金属阵列结构则具有Ku频段低Q值带通特性,而在X、Ka频段表现为带阻特性。该单元主要由波导栅格、振子结构组成,其中波导栅格结构构成了该单元的整体包络结构,并提供了该单元的低频(X频段)截止特性,而所嵌入的振子结构使该单元具有了脊波导传输线特征与折子谐振特性,实现了Ku频段的带通特性与Ka频段的带阻特性。波导栅格与振子结构通过中心支撑振子直接连接,实现了该单元的全金属化与自支撑一体化,而其特殊的3D全金属结构,实现了大频率跨度的双阻带性能与宽带带通特性的频率选择性能。

    一种星载可动天线单点锁紧系统

    公开(公告)号:CN104319455B

    公开(公告)日:2017-01-25

    申请号:CN201410513732.0

    申请日:2014-09-29

    Abstract: 本发明提供一种星载可动天线单点锁紧系统,包括锁紧释放装置、第一角片、第二角片、X轴支架、Y轴支架、X轴转动单元、固定支架、以及Y轴转动单元。本发明将天线内部多个转动部件串联后通过单点锁紧固定,单点锁紧后,锁紧点仅为1个,对应火工品数量减少为1发,通过合理布局,使得单点锁紧能够满足强度、刚度要求。这样就提高了天线解锁的可靠性,减小了火工品对天线及星体的冲击,天线结构包络更小,实现了天线的轻量化和小型化,具有广泛的适用性和推广应用价值。

    基于马尔可夫分析的天基直接定位方法

    公开(公告)号:CN118884488A

    公开(公告)日:2024-11-01

    申请号:CN202411040931.4

    申请日:2024-07-31

    Abstract: 本申请涉及一种基于马尔可夫分析的天基直接定位方法,本申请通过首先使用单颗卫星测向定位的粗估计结果得到基于马尔科夫链目标函数的待搜索区域,减少了搜索范围,降低计算量;相较于现有技术,本申请能够在低信噪比下实现高精度的定位,同时能够定位多个辐射源目标;动态优化可以更好地适应动态环境中目标位置的变化,提高无源定位算法的精度和鲁棒性;本申请有效利用隐藏于辐射源位置信息中的多普勒频率信息,考虑时空相关性,通过马尔可夫链的状态转移概率调整观测数据的权重,不仅避免了多普勒造成的定位误差的影响,同时提高了对高速机动目标的实时定位与跟踪能力。

    一种基于云检测的图像数据处理系统及方法

    公开(公告)号:CN110913226A

    公开(公告)日:2020-03-24

    申请号:CN201910913973.7

    申请日:2019-09-25

    Abstract: 本发明公开了一种基于云检测的图像数据处理系统及方法,其中,该系统包括:第一输入接口模块、第二输入接口模块、第三输入接口模块、第一输出接口模块、第二输出接口模块、第三输出接口模块、云检测模块、AOS帧处理模块、数据融合模块、压缩编码器、固态存储器和调制器。本发明实现了对遥感数据的实时云检测,标记云检测数据块从而直接剔除或指导后续的压缩模块采用大压缩比算法进行压缩,从而大大的减少了下传原始数据率,且提高了下传数据中有效信息的比例,从而能够避免上诉的问题。

    一种基于双环频率综合的正交调制器输出DAC同步电路

    公开(公告)号:CN107147395B

    公开(公告)日:2019-12-20

    申请号:CN201710283876.5

    申请日:2017-04-26

    Abstract: 本发明公开了一种基于双环频率综合的正交调制器输出DAC同步电路,包括I路频率综合器、Q路频率综合器、I路DAC、Q路DAC和可变延时模块,I路频率综合器产生I路DAC所需的采样时钟,I路DAC对I路DAC采样时钟进行1/N分频处理,一路发送至正交调制器的I路、Q路,使正交调制器I路、Q路数据按照I路分频时钟同步处理和输出,另一路经相位延迟后,输出给Q路频率综合器;Q路频率综合器以I路分频时钟作为参考信号,将其与Q路DAC输出的Q路分频时钟进行鉴相、低通滤波和N倍频,产生Q路DAC采样时钟。本发明解决星载高可靠调制器I/Q路高速DAC输出数据不同步的问题。

Patent Agency Ranking