一种导航卫星原子钟弱频率跳变在轨自主快速检测方法

    公开(公告)号:CN110687555A

    公开(公告)日:2020-01-14

    申请号:CN201910896602.2

    申请日:2019-09-23

    Abstract: 一种导航卫星原子钟弱频率跳变在轨自主快速检测方法,包括步骤:采样获得N个采样点的原子钟和参考信号之间的相位差,确定每个采样点原子钟和参考信号之间的相对频率偏差;估计kalman滤波器频差模型中的参数R值、Q值;确定每个采样点相对频率偏差对应的的频差估计值;确定每个采样点对应的滑动滤波后的差分值;确定工作阈值;当所述滑动滤波后的差分值大于工作阈值时给出告警信息;当所述滑动滤波后的差分值小于工作阈值时给出正常工作状态。本发明方法不仅可以快速、准确地滤除频差中的毛刺,而且可以实时、准确地检测到原子钟频差中比较小的频率跳变。

    一种时频信号数字化锁相与传递装置

    公开(公告)号:CN110708065B

    公开(公告)日:2023-06-06

    申请号:CN201910918609.X

    申请日:2019-09-26

    Abstract: 一种时频信号数字化锁相与传递装置,以压控晶体振荡器的输出信号为AD的采样钟,对外部时钟信号进行采样,同时压控晶体振荡器的输出信号给入FPGA,用以同步采样数据和调频调相控制,AD采样数据结果直接进入FPGA,在FPGA内部经过调频调相器生成新的调制数据信息(DDS数字正弦信号),调制数据信息经过数字鉴相器产生初始时钟和目标时钟的相差,相差数据经过二阶环路滤波器生成压控电压值,压控电压再经由DA模块电路对压控晶体振荡器进行反馈控制,最终构成闭环的以数字锁相环方式实现的星载时频信号数字化高精度锁相与低损传递装置。

    一种导航卫星原子钟弱频率跳变在轨自主快速检测方法

    公开(公告)号:CN110687555B

    公开(公告)日:2022-03-04

    申请号:CN201910896602.2

    申请日:2019-09-23

    Abstract: 一种导航卫星原子钟弱频率跳变在轨自主快速检测方法,包括步骤:采样获得N个采样点的原子钟和参考信号之间的相位差,确定每个采样点原子钟和参考信号之间的相对频率偏差;估计kalman滤波器频差模型中的参数R值、Q值;确定每个采样点相对频率偏差对应的的频差估计值;确定每个采样点对应的滑动滤波后的差分值;确定工作阈值;当所述滑动滤波后的差分值大于工作阈值时给出告警信息;当所述滑动滤波后的差分值小于工作阈值时给出正常工作状态。本发明方法不仅可以快速、准确地滤除频差中的毛刺,而且可以实时、准确地检测到原子钟频差中比较小的频率跳变。

    一种不同类型原子钟频率稳定度实时复合方法

    公开(公告)号:CN118868924A

    公开(公告)日:2024-10-29

    申请号:CN202411023113.3

    申请日:2024-07-29

    Abstract: 本发明涉及一种不同类型原子钟频率稳定度实时复合方法,属于原子钟组管理与高精度时频生成技术领域;根据多台原子钟的频率稳定度性能进行分类标号;测量每一台原子钟与基准频率信号的频差;并计算原子钟之间的频差测量值;构建长期误差估计器;精确估计出其中中短期频率稳定度好的原子钟的长期频率稳定度误差;获得补偿后中短期频率稳定度好的原子钟与10.23MHz频率信号的频差数据;最终输出的10.23MHz频率信号兼具多台原子钟的稳定度和准确度;本发明能够实现多台不同类型原子钟的实时复合,并生成基准频率信号,生成的基准频率信号兼具了各台原子钟的性能优势。

    一种基于原子钟组的高稳定时钟合成装置和方法

    公开(公告)号:CN110609462B

    公开(公告)日:2021-04-13

    申请号:CN201910889610.4

    申请日:2019-09-20

    Abstract: 一种基于原子钟组的高稳定时钟合成装置和方法,包括:高稳晶振、FPGA模块、模数转换芯片ADC、数模转换芯片DAC、压控晶体振荡器、加法器。多个星载原子钟通过对应的模数转换芯片ADC依次连接FPGA模块、数模转换芯片DAC、加法器、压控晶体振荡器;压控晶体振荡器向外输出相位及频率,作为下一级导航任务处理的时钟信号,并向任意一个模数转换芯片ADC输出相位及频率;高稳晶振用于向模数转换芯片ADC和FPGA模块提供采样频率,多个模数转换芯片ADC的采样时钟同频同相。本发明不仅解决不同原子钟之间切换引起的卫星钟信号“不连续”的问题;而且提出了一种基于大动态范围内高稳定时钟合成的数字化通用设计方法。

    一种时频信号数字化锁相与传递装置

    公开(公告)号:CN110708065A

    公开(公告)日:2020-01-17

    申请号:CN201910918609.X

    申请日:2019-09-26

    Abstract: 一种时频信号数字化锁相与传递装置,以压控晶体振荡器的输出信号为AD的采样钟,对外部时钟信号进行采样,同时压控晶体振荡器的输出信号给入FPGA,用以同步采样数据和调频调相控制,AD采样数据结果直接进入FPGA,在FPGA内部经过调频调相器生成新的调制数据信息(DDS数字正弦信号),调制数据信息经过数字鉴相器产生初始时钟和目标时钟的相差,相差数据经过二阶环路滤波器生成压控电压值,压控电压再经由DA模块电路对压控晶体振荡器进行反馈控制,最终构成闭环的以数字锁相环方式实现的星载时频信号数字化高精度锁相与低损传递装置。

    一种基于原子钟组的高稳定时钟合成装置和方法

    公开(公告)号:CN110609462A

    公开(公告)日:2019-12-24

    申请号:CN201910889610.4

    申请日:2019-09-20

    Abstract: 一种基于原子钟组的高稳定时钟合成装置和方法,包括:高稳晶振、FPGA模块、模数转换芯片ADC、数模转换芯片DAC、压控晶体振荡器、加法器。多个星载原子钟通过对应的模数转换芯片ADC依次连接FPGA模块、数模转换芯片DAC、加法器、压控晶体振荡器;压控晶体振荡器向外输出相位及频率,作为下一级导航任务处理的时钟信号,并向任意一个模数转换芯片ADC输出相位及频率;高稳晶振用于向模数转换芯片ADC和FPGA模块提供采样频率,多个模数转换芯片ADC的采样时钟同频同相。本发明不仅解决不同原子钟之间切换引起的卫星钟信号“不连续”的问题;而且提出了一种基于大动态范围内高稳定时钟合成的数字化通用设计方法。

Patent Agency Ranking