一种具有频率周跳消除的快速锁定采样锁相环电路

    公开(公告)号:CN118971870A

    公开(公告)日:2024-11-15

    申请号:CN202411130391.9

    申请日:2024-08-16

    摘要: 本发明涉及具有频率周跳消除的快速锁定采样锁相环电路,包括:周跳消除单元、时钟信号生成单元、采样鉴相器单元、自适应信号输出单元;时钟信号生成单元利用输出的频率信号,生成相位无交叠的第一时钟信号和第二时钟信号;周跳消除单元根据第一时钟信号和参考时钟信号生成控制信号,控制信号用于控制自适应跨导放大器输出的电流信号的大小;采样鉴相器单元利用第一时钟信号、第二时钟信号和参考时钟信号之间的相位误差,转换获得第一电压信号;自适应信号输出单元响应于控制信号,将第一电压信号转换为电流信号,并利用电流信号转换获得频率信号。该方法可有效消除输出的频率信号中频率周跳,提高锁相环稳定性,显著提高锁相环的锁相精度和速度。

    基于线性优化和混合校准的低杂散分数采样锁相环

    公开(公告)号:CN118971871A

    公开(公告)日:2024-11-15

    申请号:CN202411130397.6

    申请日:2024-08-16

    IPC分类号: H03L7/089 H03L7/14 H03L7/099

    摘要: 本发明公开了一种基于线性优化和混合校准的低杂散分数采样锁相环,包括差分采样鉴相器、电压域校准电路、跨导放大器、控制信号生成器、压控振荡器、分频器、相位域校准电路和多相时钟生成电路。其中,电压域校准电路在多个控制时钟的控制下生成多阶位电压,根据分频控制字从多阶位电压中选择目标电压对差分信号进行电压域的校准。相位域校准电路根据分频信号生成多相位时钟,并根据分频控制字从多相位时钟中选择目标相位时钟对分频信号进行相位域的校准,从而通过相位域和电压域混合校准的方式,既保证了低杂散分数采样锁相环的高鉴相增益优势,又能够改善在参考路径或反馈路径中调制参考信号或控制时钟的边沿导致的参考信号或控制时钟恶化。