-
公开(公告)号:CN103607522A
公开(公告)日:2014-02-26
申请号:CN201310477261.8
申请日:2013-10-11
Applicant: 西安电子科技大学
IPC: H04N1/405
Abstract: 本发明涉及基于FPGA的改进误差扩散算法IP核设计方法,并将其封装成符合Avalon总线的IP核,便于通过SOPC方式快速集成到系统中去。算法采用四个独立通道实现了彩色误差扩散的并行处理、硬件优化实现了半色调及误差值生成、采用E-DLUT(误差值一误差扩散值查找表)替代了算法中的乘法运算、采用四级的流水线方式替代算法的串行处理,使得误差扩散模块平均只需一个时钟周期即可计算出一个像素点的半色调结果。整个设计满足实际应用需求。