-
公开(公告)号:CN109116316B
公开(公告)日:2023-03-24
申请号:CN201811047825.3
申请日:2018-09-10
Applicant: 西安电子工程研究所
IPC: G01S7/40
Abstract: 本发明涉及一种闭环检测亚稳态与校正的方法,频综与接收系统向信处输出相参时钟信号,信处以该时钟为基准产生PRF信号输出至频综与接收系统,频综与接收系统采用同源逻辑时钟对PRF信号采样以确定定时关系,信号处理机实时采集接收通道发射泄露信号,经DDC后,以工作周期内第1个PRF复杂波形信号为基准,逐个判断其它PRF复杂波形信号相位变化,当某个相位变化超出±10°时,则认为存在亚稳态高风险,此时信号处理机将通知频综与接收系统。频综与接收系统将同源逻辑时钟反相,使之能够稳定采集到PRF信号,避免“沿采沿”,解决了亚稳态的问题。
-
公开(公告)号:CN109116316A
公开(公告)日:2019-01-01
申请号:CN201811047825.3
申请日:2018-09-10
Applicant: 西安电子工程研究所
IPC: G01S7/40
Abstract: 本发明涉及一种闭环检测亚稳态与校正的方法,频综与接收系统向信处输出相参时钟信号,信处以该时钟为基准产生PRF信号输出至频综与接收系统,频综与接收系统采用同源逻辑时钟对PRF信号采样以确定定时关系,信号处理机实时采集接收通道发射泄露信号,经DDC后,以工作周期内第1个PRF复杂波形信号为基准,逐个判断其它PRF复杂波形信号相位变化,当某个相位变化超出±10°时,则认为存在亚稳态高风险,此时信号处理机将通知频综与接收系统。频综与接收系统将同源逻辑时钟反相,使之能够稳定采集到PRF信号,避免“沿采沿”,解决了亚稳态的问题。
-
-
公开(公告)号:CN110333490A
公开(公告)日:2019-10-15
申请号:CN201910692185.X
申请日:2019-07-30
Applicant: 西安电子工程研究所
Abstract: 本发明涉及一种基于流水线工作模式的异步多通道任意波形产生方法,该方法基于流水线工作模式,对高速多通道DDS采用一组高速并行接口实现对多个通道的波形产生独立控制,实现多通道相互独立的大带宽任意波形,具有能够实现高集成度、低功耗、低成本异步大带宽任意波形等的优点。
-
公开(公告)号:CN110333490B
公开(公告)日:2022-12-27
申请号:CN201910692185.X
申请日:2019-07-30
Applicant: 西安电子工程研究所
Abstract: 本发明涉及一种基于流水线工作模式的异步多通道任意波形产生方法,该方法基于流水线工作模式,对高速多通道DDS采用一组高速并行接口实现对多个通道的波形产生独立控制,实现多通道相互独立的大带宽任意波形,具有能够实现高集成度、低功耗、低成本异步大带宽任意波形等的优点。
-
公开(公告)号:CN110061748A
公开(公告)日:2019-07-26
申请号:CN201910326546.9
申请日:2019-04-23
Applicant: 西安电子工程研究所
Abstract: 本发明涉及一种多射频信号的复合传输方法,将多种射频信号通过合路器进行合成,再由一根射频电缆同时传输,最后使用多工器对合成的复合信号进行选频输出。有效的减少了天线阵面射频电缆的数量,所需射频电缆数量仅为原设计时的1/n,且提高了系统的可靠性和维修性;解决了小体积与大数量射频电缆排布、安装的问题;有效的降低了成本。
-
公开(公告)号:CN119396759A
公开(公告)日:2025-02-07
申请号:CN202411538889.9
申请日:2024-10-31
Applicant: 西安电子工程研究所
Abstract: 本申请的实施例涉及通信技术领域,特别涉及一种可靠的异步串口通信方法,该方法包括:通过预设的串口通信协议与数据发送端约定帧头和校验字节;接收数据发送端发送的帧数据,每接收到一个字节后均进行滑动验证,验证当前的最高字节是否是约定的帧头;若当前的最高字节不是约定的帧头,则直接等待接收下一个字节;若当前的最高字节是约定的帧头,则验证校验字节处的字节是否是约定的校验字节;若校验字节处的字节不是约定的校验字节,则直接等待接收下一个字节;若校验字节处的字节是约定的校验字节,则完成当前帧数据的接收。该方法通过接收数据滑动验证的方式,提高了异步串口通信的准确性。
-
公开(公告)号:CN117826932A
公开(公告)日:2024-04-05
申请号:CN202311689548.7
申请日:2023-12-11
Applicant: 西安电子工程研究所
Abstract: 本发明涉及一种消除DDS相位抖动的方法及系统,属于雷达技术领域。通过优化频率综合器的时钟分配关系和使用DDS的同步功能来解决分频多相导致的相位抖动。首先,频率综合器内部的FPGA采用晶振产生的基准时钟作为参考,而不再是DDS的SYNC_CLK。然后每次上电后,FPGA将基准时钟发送给DDS的SYNCIN引脚作为同步信号,DDS内部使用SYSCLK对SYNCIN进行采样,当检测到SYNCIN的上升沿,便对其内部分频器进行复位。本发明可以避免DDS内部分频导致的多相问题,可以从根本上解决解决DDS相位抖动的问题。
-
-
-
-
-
-
-