一种基于文本和轮廓的人为可控图像合成方法

    公开(公告)号:CN113793404A

    公开(公告)日:2021-12-14

    申请号:CN202110953936.6

    申请日:2021-08-19

    Abstract: 本发明公开一种基于文本和轮廓的人为可控图像合成方法,包括定制合成:绘制基础轮廓和输入基础文本信息,对基础轮廓和基础文本信息进行编码获取各自的特征向量,将基础轮廓和基础文本信息的特征向量结合到一起合成对应的图像;优化修正:输入优化文本信息,将合成的图像和优化文本信息进行编码获取对应的特征向量,然后将合成图像和优化文本信息的特征向量结合到一起去合成获得优化图像。本发明能够提高图像合成的可控度,能够在完全符合人为主观意愿的情况下合成高质量的图像结果。

    一种避免电路最小注入区域限制的混合高度单元布局方法

    公开(公告)号:CN114997099B

    公开(公告)日:2024-11-19

    申请号:CN202210459006.X

    申请日:2022-04-27

    Abstract: 本发明公开一种避免电路最小注入区域限制的混合高度单元布局方法,包括步骤:输入电路的全局布局结果;将MIA违约的混合高度单元,基于最优区域聚集,形成集群;使用DLX整形算法得出集群内所有单元的排序;利用合法化算法进行合法化处理;进行细化处理,输出无MIA违约的结果。本发明基于最优区域混合高度单元聚集,从而不会导致明显线长增加甚至还会减小线长,使线长最小的同时还能够使标准单元放在其最优区域里。

    一种避免电路最小注入区域限制的混合高度单元布局方法

    公开(公告)号:CN114997099A

    公开(公告)日:2022-09-02

    申请号:CN202210459006.X

    申请日:2022-04-27

    Abstract: 本发明公开一种避免电路最小注入区域限制的混合高度单元布局方法,包括步骤:输入电路的全局布局结果;将MIA违约的混合高度单元,基于最优区域聚集,形成集群;使用DLX整形算法得出集群内所有单元的排序;利用合法化算法进行合法化处理;进行细化处理,输出无MIA违约的结果。本发明基于最优区域混合高度单元聚集,从而不会导致明显线长增加甚至还会减小线长,使线长最小的同时还能够使标准单元放在其最优区域里。

    一种基于多级队列的集成电路全局布线方法

    公开(公告)号:CN119476189B

    公开(公告)日:2025-04-01

    申请号:CN202510026828.2

    申请日:2025-01-08

    Abstract: 本发明公开一种基于多级队列的集成电路全局布线方法,包括:S10,线边容量减小阶段:使用矩形均匀导线密度,估计布线拥塞,基于引脚的数量来减少线边容量;S20,多级队列布线阶段,对于当前布线模式无法布线的网络,直接将其添加到下一级队列中等待布线;当没有溢出或最后一级队列完成布线时,多级队列布线结束;S30,基于拥堵区域的重布线,采用迷宫布线策略;S40,基于重布线结果,输出全局布线结果。本发明通过对引脚拥塞区域进行容量减小,使用多级队列布线获得初始布线结果,再使用基于溢出距离的迷宫布线去减少溢出。

    一种基于多级队列的集成电路全局布线方法

    公开(公告)号:CN119476189A

    公开(公告)日:2025-02-18

    申请号:CN202510026828.2

    申请日:2025-01-08

    Abstract: 本发明公开一种基于多级队列的集成电路全局布线方法,包括:S10,线边容量减小阶段:使用矩形均匀导线密度,估计布线拥塞,基于引脚的数量来减少线边容量;S20,多级队列布线阶段,对于当前布线模式无法布线的网络,直接将其添加到下一级队列中等待布线;当没有溢出或最后一级队列完成布线时,多级队列布线结束;S30,基于拥堵区域的重布线,采用迷宫布线策略;S40,基于重布线结果,输出全局布线结果。本发明通过对引脚拥塞区域进行容量减小,使用多级队列布线获得初始布线结果,再使用基于溢出距离的迷宫布线去减少溢出。

    一种基于时钟树驱动的集成电路详细布局方法

    公开(公告)号:CN119476182B

    公开(公告)日:2025-04-01

    申请号:CN202510047031.0

    申请日:2025-01-13

    Abstract: 本发明公开一种基于时钟树驱动的集成电路详细布局方法,包括步骤:S10,先读入全局布局后的布局文件,获取到寄存器的物理和时序信息;S20,进行寄存器布局,先使用电容均衡的二分K均值聚类,对聚类后的每个分区构建虚拟时钟树,根据构建的时钟树进行寄存器最优位置搜索,并将寄存器移动到时钟树综合有利位置;S30,进行非寄存器布局,对搜索过程中重叠的单元重合法化,最后使用基于优先队列的最近邻搜索优化信号线线长。本发明保证信号线线长和时钟树线长的优化平衡,优化时钟树,优化功耗,提高电路稳定性和可靠性。

    消除公共路径悲观度的静态时序分析方法

    公开(公告)号:CN116776791B

    公开(公告)日:2024-08-13

    申请号:CN202310621440.8

    申请日:2023-05-30

    Abstract: 本发明公开了消除公共路径悲观度的静态时序分析方法,包括以下步骤:全局布线结果以及相关时序约束的输入、信用值表的建立、信号引脚数组构建、多引脚单元输出引脚数组合并、关键路径查找。本发明属于悲观度消除算法技术领域,具体是提供了一种用基于图遍历的无重复路径搜索的关键路径查找算法;用有序数组来存储所有关键路径的候选者且无重复路径;用对每个线程单独建表并最终合并为一张表的多线程不加锁的并行方式建立信用值表;用信用值差值作为关键路径候选者的过滤条件来完成多输入引脚单元输出引脚的到达时间数组合并;用每一个slack值对应一个指向前序引脚中数组slack值的方式来完成关键路径查找的消除公共路径悲观度的静态时序分析方法。

    一种基于文本和轮廓的人为可控图像合成方法

    公开(公告)号:CN113793404B

    公开(公告)日:2023-07-04

    申请号:CN202110953936.6

    申请日:2021-08-19

    Abstract: 本发明公开一种基于文本和轮廓的人为可控图像合成方法,包括定制合成:绘制基础轮廓和输入基础文本信息,对基础轮廓和基础文本信息进行编码获取各自的特征向量,将基础轮廓和基础文本信息的特征向量结合到一起合成对应的图像;优化修正:输入优化文本信息,将合成的图像和优化文本信息进行编码获取对应的特征向量,然后将合成图像和优化文本信息的特征向量结合到一起去合成获得优化图像。本发明能够提高图像合成的可控度,能够在完全符合人为主观意愿的情况下合成高质量的图像结果。

    一种基于时钟树驱动的集成电路详细布局方法

    公开(公告)号:CN119476182A

    公开(公告)日:2025-02-18

    申请号:CN202510047031.0

    申请日:2025-01-13

    Abstract: 本发明公开一种基于时钟树驱动的集成电路详细布局方法,包括步骤:S10,先读入全局布局后的布局文件,获取到寄存器的物理和时序信息;S20,进行寄存器布局,先使用电容均衡的二分K均值聚类,对聚类后的每个分区构建虚拟时钟树,根据构建的时钟树进行寄存器最优位置搜索,并将寄存器移动到时钟树综合有利位置;S30,进行非寄存器布局,对搜索过程中重叠的单元重合法化,最后使用基于优先队列的最近邻搜索优化信号线线长。本发明保证信号线线长和时钟树线长的优化平衡,优化时钟树,优化功耗,提高电路稳定性和可靠性。

    消除公共路径悲观度的静态时序分析算法

    公开(公告)号:CN116776791A

    公开(公告)日:2023-09-19

    申请号:CN202310621440.8

    申请日:2023-05-30

    Abstract: 本发明公开了消除公共路径悲观度的静态时序分析算法,包括以下步骤:全局布线结果以及相关时序约束的输入、信用值表的建立、信号引脚数组构建、多引脚单元输出引脚数组合并、关键路径查找。本发明属于悲观度消除算法技术领域,具体是提供了一种用基于图遍历的无重复路径搜索的关键路径查找算法;用有序数组来存储所有关键路径的候选者且无重复路径;用对每个线程单独建表并最终合并为一张表的多线程不加锁的并行方式建立信用值表;用信用值差值作为关键路径候选者的过滤条件来完成多输入引脚单元输出引脚的到达时间数组合并;用每一个slack值对应一个指向前序引脚中数组slack值的方式来完成关键路径查找的消除公共路径悲观度的静态时序分析算法。

Patent Agency Ranking