轻量可信任务
    6.
    发明授权

    公开(公告)号:CN108205502B

    公开(公告)日:2023-11-07

    申请号:CN201711373955.1

    申请日:2017-12-19

    申请人: 英特尔公司

    IPC分类号: G06F12/14 G06F21/62

    摘要: 本发明涉及轻量可信任务。公开了涉及轻量可信任务的方法和装置。在一个实施例中,一种处理器包括与存储器的存储器接口,用以储存用于轻量可信任务(LTT)模式任务和用于另一任务的代码、数据和堆栈区段;LTT控制和状态寄存器,包括锁定位;处理器核,用以启用LTT模式,配置LTT模式任务以及通过写入锁定位将配置锁定;以及存储器保护电路,用以:接收来自存储器接口的至少一个存储器访问请求,存储器访问请求与另一任务相关联;确定存储器访问请求是否正尝试访问与LTT模式任务的受保护的存储器区域;以及针对存储器访问请求访问LTT模式任务的受保护的存储器区域进行保护,而不管另一任务的特权级别如何,以及不管另一任务是否也是LTT模式任务。

    用于将比原生支持的数据宽度更宽的数据原子地存储到存储器的处理器、方法、系统和指令

    公开(公告)号:CN108701027B

    公开(公告)日:2024-05-14

    申请号:CN201780014781.1

    申请日:2017-03-03

    申请人: 英特尔公司

    IPC分类号: G06F9/30

    摘要: 处理器包括对应于给定逻辑处理器的数据寄存器的最宽集合。最宽集合的数据寄存器的每个具有以位计的第一宽度。对应于给定逻辑处理器的解码单元要解码指定最宽集合的数据寄存器的指令,并且要解码原子存储到存储器指令。原子存储到存储器指令要指示要具有以位计的第二宽度的数据,所述以位计的第二宽度比以位计的第一宽度更宽。原子存储到存储器指令要指示与存储器位置关联的存储器地址信息。执行单元与解码单元耦合。执行单元响应于原子存储到存储器指令,要将指示的数据原子地存储到存储器位置。

    轻量可信任务
    10.
    发明公开
    轻量可信任务 审中-实审

    公开(公告)号:CN108205502A

    公开(公告)日:2018-06-26

    申请号:CN201711373955.1

    申请日:2017-12-19

    申请人: 英特尔公司

    IPC分类号: G06F12/14 G06F21/62

    摘要: 本发明涉及轻量可信任务。公开了涉及轻量可信任务的方法和装置。在一个实施例中,一种处理器包括与存储器的存储器接口,用以储存用于轻量可信任务(LTT)模式任务和用于另一任务的代码、数据和堆栈区段;LTT控制和状态寄存器,包括锁定位;处理器核,用以启用LTT模式,配置LTT模式任务以及通过写入锁定位将配置锁定;以及存储器保护电路,用以:接收来自存储器接口的至少一个存储器访问请求,存储器访问请求与另一任务相关联;确定存储器访问请求是否正尝试访问与LTT模式任务的受保护的存储器区域;以及针对存储器访问请求访问LTT模式任务的受保护的存储器区域进行保护,而不管另一任务的特权级别如何,以及不管另一任务是否也是LTT模式任务。