-
公开(公告)号:CN105474227A
公开(公告)日:2016-04-06
申请号:CN201480046935.1
申请日:2014-09-16
申请人: 英特尔公司
发明人: S.奇哈布拉 , U.R.萨瓦高恩卡 , M.A.戈德-史密斯 , S.P.约翰逊 , R.M.勒斯利-赫德 , F.X.麦克基恩 , G.奈格尔 , R.马卡拉姆 , C.V.罗扎斯 , A.L.桑托尼 , V.R.斯卡拉塔 , V.尚布霍格 , W.H.史密斯 , I.阿纳蒂 , I.亚历山德罗维奇
摘要: 描述了安全存储器重新分区技术。处理器包含处理器核以及耦合在处理器核与主存储器之间的存储器控制器。主存储器包括包含可转换成安全页或不安全页的可转换页的区的存储器范围。处理器核响应于页转换指令而根据该指令确定要转换的存储器范围内的可转换页,并将可转换页转换成安全页或不安全页中的至少一个。存储器范围还可包含响应于区转换指令而可转换的硬件保留区。
-
公开(公告)号:CN105474227B
公开(公告)日:2019-10-11
申请号:CN201480046935.1
申请日:2014-09-16
申请人: 英特尔公司
发明人: S.奇哈布拉 , U.R.萨瓦高恩卡 , M.A.戈德-史密斯 , S.P.约翰逊 , R.M.勒斯利-赫德 , F.X.麦克基恩 , G.奈格尔 , R.马卡拉姆 , C.V.罗扎斯 , A.L.桑托尼 , V.R.斯卡拉塔 , V.尚布霍格 , W.H.史密斯 , I.阿纳蒂 , I.亚历山德罗维奇
摘要: 描述了安全存储器重新分区技术。处理器包含处理器核以及耦合在处理器核与主存储器之间的存储器控制器。主存储器包括包含可转换成安全页或不安全页的可转换页的区的存储器范围。处理器核响应于页转换指令而根据该指令确定要转换的存储器范围内的可转换页,并将可转换页转换成安全页或不安全页中的至少一个。存储器范围还可包含响应于区转换指令而可转换的硬件保留区。
-
-
公开(公告)号:CN116028431A
公开(公告)日:2023-04-28
申请号:CN202310219076.2
申请日:2017-03-03
申请人: 英特尔公司
摘要: 处理器包括对应于给定逻辑处理器的数据寄存器的最宽集合。最宽集合的数据寄存器的每个具有以位计的第一宽度。对应于给定逻辑处理器的解码单元要解码指定最宽集合的数据寄存器的指令,并且要解码原子存储到存储器指令。原子存储到存储器指令要指示要具有以位计的第二宽度的数据,所述以位计的第二宽度比以位计的第一宽度更宽。原子存储到存储器指令要指示与存储器位置关联的存储器地址信息。执行单元与解码单元耦合。执行单元响应于原子存储到存储器指令,要将指示的数据原子地存储到存储器位置。
-
公开(公告)号:CN111353157A
公开(公告)日:2020-06-30
申请号:CN201911141511.4
申请日:2019-11-20
申请人: 英特尔公司
发明人: I.乌齐尔 , A.阿哈龙 , D.卡斯皮 , B.柴金 , J.多韦克 , G.格宗 , B.E.孔特利 , F.X.麦克金 , G.奈格 , C.V.罗扎斯 , R.L.萨希塔 , V.尚布霍格 , A.扎尔茨曼
摘要: 处理器包含处理器核。核的寄存器要存储:用于密钥标识符(ID)的物理存储器地址的多个地址位的位范围和用来识别在密钥标识符的非受限密钥ID与受限密钥ID之间的边界的第一密钥ID。存储器控制器将执行以下操作:经由对寄存器中位范围和第一密钥ID的访问,确定在物理存储器地址内受限密钥ID的密钥ID范围;访问处理器核的第一逻辑处理器在不受信任域模式中执行的处理器状态;从第一逻辑处理器接收存储器事务,所述存储器事物包含与第二密钥ID关联的地址;以及响应于第二密钥ID在受限密钥ID的密钥ID范围内的确定而生成故障。
-
公开(公告)号:CN108205502B
公开(公告)日:2023-11-07
申请号:CN201711373955.1
申请日:2017-12-19
申请人: 英特尔公司
摘要: 本发明涉及轻量可信任务。公开了涉及轻量可信任务的方法和装置。在一个实施例中,一种处理器包括与存储器的存储器接口,用以储存用于轻量可信任务(LTT)模式任务和用于另一任务的代码、数据和堆栈区段;LTT控制和状态寄存器,包括锁定位;处理器核,用以启用LTT模式,配置LTT模式任务以及通过写入锁定位将配置锁定;以及存储器保护电路,用以:接收来自存储器接口的至少一个存储器访问请求,存储器访问请求与另一任务相关联;确定存储器访问请求是否正尝试访问与LTT模式任务的受保护的存储器区域;以及针对存储器访问请求访问LTT模式任务的受保护的存储器区域进行保护,而不管另一任务的特权级别如何,以及不管另一任务是否也是LTT模式任务。
-
公开(公告)号:CN108701027A
公开(公告)日:2018-10-23
申请号:CN201780014781.1
申请日:2017-03-03
申请人: 英特尔公司
IPC分类号: G06F9/30
CPC分类号: G06F15/8007 , G06F9/30036 , G06F9/3004 , G06F9/30112
摘要: 处理器包括对应于给定逻辑处理器的数据寄存器的最宽集合。最宽集合的数据寄存器的每个具有以位计的第一宽度。对应于给定逻辑处理器的解码单元要解码指定最宽集合的数据寄存器的指令,并且要解码原子存储到存储器指令。原子存储到存储器指令要指示要具有以位计的第二宽度的数据,所述以位计的第二宽度比以位计的第一宽度更宽。原子存储到存储器指令要指示与存储器位置关联的存储器地址信息。执行单元与解码单元耦合。执行单元响应于原子存储到存储器指令,要将指示的数据原子地存储到存储器位置。
-
公开(公告)号:CN108701027B
公开(公告)日:2024-05-14
申请号:CN201780014781.1
申请日:2017-03-03
申请人: 英特尔公司
IPC分类号: G06F9/30
摘要: 处理器包括对应于给定逻辑处理器的数据寄存器的最宽集合。最宽集合的数据寄存器的每个具有以位计的第一宽度。对应于给定逻辑处理器的解码单元要解码指定最宽集合的数据寄存器的指令,并且要解码原子存储到存储器指令。原子存储到存储器指令要指示要具有以位计的第二宽度的数据,所述以位计的第二宽度比以位计的第一宽度更宽。原子存储到存储器指令要指示与存储器位置关联的存储器地址信息。执行单元与解码单元耦合。执行单元响应于原子存储到存储器指令,要将指示的数据原子地存储到存储器位置。
-
公开(公告)号:CN114003288A
公开(公告)日:2022-02-01
申请号:CN202111095699.0
申请日:2017-03-03
申请人: 英特尔公司
摘要: 处理器包括对应于给定逻辑处理器的数据寄存器的最宽集合。最宽集合的数据寄存器的每个具有以位计的第一宽度。对应于给定逻辑处理器的解码单元要解码指定最宽集合的数据寄存器的指令,并且要解码原子存储到存储器指令。原子存储到存储器指令要指示要具有以位计的第二宽度的数据,所述以位计的第二宽度比以位计的第一宽度更宽。原子存储到存储器指令要指示与存储器位置关联的存储器地址信息。执行单元与解码单元耦合。执行单元响应于原子存储到存储器指令,要将指示的数据原子地存储到存储器位置。
-
公开(公告)号:CN108205502A
公开(公告)日:2018-06-26
申请号:CN201711373955.1
申请日:2017-12-19
申请人: 英特尔公司
CPC分类号: G06F12/1416 , G06F9/4401 , G06F21/57 , G06F21/74 , G06F2212/1052 , G06F12/1441 , G06F21/6218
摘要: 本发明涉及轻量可信任务。公开了涉及轻量可信任务的方法和装置。在一个实施例中,一种处理器包括与存储器的存储器接口,用以储存用于轻量可信任务(LTT)模式任务和用于另一任务的代码、数据和堆栈区段;LTT控制和状态寄存器,包括锁定位;处理器核,用以启用LTT模式,配置LTT模式任务以及通过写入锁定位将配置锁定;以及存储器保护电路,用以:接收来自存储器接口的至少一个存储器访问请求,存储器访问请求与另一任务相关联;确定存储器访问请求是否正尝试访问与LTT模式任务的受保护的存储器区域;以及针对存储器访问请求访问LTT模式任务的受保护的存储器区域进行保护,而不管另一任务的特权级别如何,以及不管另一任务是否也是LTT模式任务。
-
-
-
-
-
-
-
-
-