-
公开(公告)号:CN102779441A
公开(公告)日:2012-11-14
申请号:CN201110122961.6
申请日:2011-05-13
Applicant: 苏州卫生职业技术学院
IPC: G09B19/00
Abstract: 本发明公开了一种复杂可编程逻辑器件(CPLD)的实验开发平台,包含主电路板和JTAG并口调试器。可应用与数字电路实验教学及相关产品开发等领域,其特点是主电路板设置有系统电源、CPLD芯片、LED发光二极管、调试接口、芯片引脚接口、有源晶振。JTAG并口调试器设置有电平转换芯片、并口插座、与主电路板连接的调试接口。本开发平台采用功能强大、片内资源丰富的可编程逻辑器件作为系统的核心,在保证整个系统拥有良好性能的同时,大大降低了开发平台的成本。通过引出芯片的引脚,使开发平台使用便利,适合作为数字电路开发平台供学校实验教学和公司产品开发。
-
公开(公告)号:CN102779102A
公开(公告)日:2012-11-14
申请号:CN201110122954.6
申请日:2011-05-13
Applicant: 苏州卫生职业技术学院
IPC: G06F13/20
Abstract: 本发明公开了一种基于MCORE核心的微处理器与低速输入输出设备进行数据传输的方法。其涉及MCORE核心的微处理扩展低速的输入输出设备的电路设计和相关程序设计。该电路系统包括:MCORE核心的微处理MMC2107、地址译码、数据锁存、数据隔离、4X4薄膜键盘。该发明方案使用CPLD对微处理器地址总线和控制总线进行译码,巧妙利用数据锁存和隔离芯片,能够适时的向数据总线发送和接收稳定的数据信号,供给低速输入输出设备如键盘模块使用。
-