处理器、指令处理的装置、电子设备以及指令处理方法

    公开(公告)号:CN118349286B

    公开(公告)日:2024-09-10

    申请号:CN202410782583.1

    申请日:2024-06-18

    IPC分类号: G06F9/38

    摘要: 公开了一种处理器、指令处理的装置、电子设备以及指令处理方法,属于计算机领域。该处理器包括:取指令单元、指令解析单元、DQ指令执行单元和CA指令执行单元;其中,取指令单元、指令解析单元和第一目标单元形成第一指令流水线;取指令单元、指令解析单元和第二目标单元形成第二指令流水线;在满足目标条件的情况下,第一指令流水线和第二指令流水线并行执行,其中,第一目标单元包括DQ指令执行单元,第二目标单元所述CA指令执行单元。

    一种校准电路、芯片和参数校准方法

    公开(公告)号:CN118611791A

    公开(公告)日:2024-09-06

    申请号:CN202411066700.0

    申请日:2024-08-02

    IPC分类号: H04B17/21 H04L25/03

    摘要: 本申请公开了一种校准电路、芯片和参数校准方法,属于电路领域。本申请提供的校准电路包括DFE电路、校准控制模块和数据对比模块;校准控制模块与DFE电路的控制端相连接,且用于向DFE电路提供控制信息,控制信息用于确定DFE电路的反馈参数;DFE电路的数据输出端与数据对比模块的第一输入端相连接,且DFE电路用于基于反馈参数对数据输入端输入的第一数据进行处理,得到第二数据,并通过数据输出端向第一输入端输出第二数据;数据对比模块,用于通过对比第二数据与第二输入端接收的随机数据,确定反馈参数的合适配置值;随机数据是基于第一数据得到的。

    逻辑门电路、电子设备以及消除信号毛刺的方法

    公开(公告)号:CN116566382A

    公开(公告)日:2023-08-08

    申请号:CN202210102729.4

    申请日:2022-01-27

    IPC分类号: H03K19/20 H03K19/00

    摘要: 本申请公开了一种逻辑门电路、电子设备以及消除信号毛刺的方法。所述逻辑门电路包括:第一电子器件、第二电子器件、第三电子器件和逻辑门装置;所述逻辑门装置包括:逻辑门本体,与所述逻辑门本体相连接的四个输入引脚:第一引脚、第二引脚、第三引脚、第四引脚,以及与所述逻辑门本体相连接的输出引脚:第五引脚;其中,所述第三引脚和所述第四引脚并连,所述第一引脚与所述第一电子器件的输出端相连接,所述第二引脚与所述第二电子器件的输出端相连接,所述第五引脚与所述第三电子器件的输入端相连接;所述四个输入引脚与所述输出引脚相互配合,以消除所述第五引脚输出的信号中的毛刺。

    命令执行方法、装置、设备、存储介质

    公开(公告)号:CN118939204A

    公开(公告)日:2024-11-12

    申请号:CN202411433266.5

    申请日:2024-10-14

    IPC分类号: G06F3/06 G06F12/02

    摘要: 本申请公开了一种闪存命令执行方法,用以解决现有技术无法判断待执行的DQ类命令与当前正在执行的命令是否冲突,因而主控芯片就只能等待前一个命令执行完毕后再执行下一个命令,进而导致总线数据传输带宽下降的问题。方法包括:从命令队列中依次获取待执行命令,确定所述待执行命令对应的第一操作类型;当所述待执行命令对应的第一操作类型为DQ类操作时,确定所述待执行命令对应的闪存颗粒NAND Flash;根据预先生成的命令执行记录表,判断所述NAND Flash当前正在执行的命令与所述待执行命令是否存在冲突,当判断结果为否时,执行所述待执行命令;当所述待执行命令对应的第一操作类型为非DQ类操作时,执行所述待执行命令。

    一种校准电路、芯片和参数校准方法

    公开(公告)号:CN118611791B

    公开(公告)日:2024-10-29

    申请号:CN202411066700.0

    申请日:2024-08-02

    IPC分类号: H04L25/03 H04B17/21

    摘要: 本申请公开了一种校准电路、芯片和参数校准方法,属于电路领域。本申请提供的校准电路包括DFE电路、校准控制模块和数据对比模块;校准控制模块与DFE电路的控制端相连接,且用于向DFE电路提供控制信息,控制信息用于确定DFE电路的反馈参数;DFE电路的数据输出端与数据对比模块的第一输入端相连接,且DFE电路用于基于反馈参数对数据输入端输入的第一数据进行处理,得到第二数据,并通过数据输出端向第一输入端输出第二数据;数据对比模块,用于通过对比第二数据与第二输入端接收的随机数据,确定反馈参数的合适配置值;随机数据是基于第一数据得到的。

    处理器、指令处理的装置、电子设备以及指令处理方法

    公开(公告)号:CN118349286A

    公开(公告)日:2024-07-16

    申请号:CN202410782583.1

    申请日:2024-06-18

    IPC分类号: G06F9/38

    摘要: 公开了一种处理器、指令处理的装置、电子设备以及指令处理方法,属于计算机领域。该处理器包括:取指令单元、指令解析单元、DQ指令执行单元和CA指令执行单元;其中,取指令单元、指令解析单元和第一目标单元形成第一指令流水线;取指令单元、指令解析单元和第二目标单元形成第二指令流水线;在满足目标条件的情况下,第一指令流水线和第二指令流水线并行执行,其中,第一目标单元包括DQ指令执行单元,第二目标单元所述CA指令执行单元。

    指令调度装置及方法
    7.
    发明公开

    公开(公告)号:CN118885216A

    公开(公告)日:2024-11-01

    申请号:CN202411379213.X

    申请日:2024-09-29

    IPC分类号: G06F9/30

    摘要: 本申请公开一种指令调度装置及方法。该指令调度装置用于存储设备的控制器中,控制器通过第一通道分别与多个闪存芯片耦接,该指令调度装置包括:指令缓存单元,通过多个指令队列分别缓存适配于多个闪存芯片的各种指令;剩余时间计算单元,用于计算当前通过第一通道的数据总线进行数据传输的DQ指令的剩余执行时间;仲裁单元,用于从多个指令队列分别取出指令,将其中的一个或多个CA指令各自的预计执行时间和剩余执行时间相比较,以确定通过由CA执行单元优先执行的一个CA指令。该装置通过优化SCA接口下的CA指令与DQ指令并行执行的行为来提高CA指令与DQ指令并行执行的概率,从而使得DQ总线获得更高的利用率和更高的数据带宽。

    固态硬盘数据传输速率的控制方法及固态硬盘

    公开(公告)号:CN118708128A

    公开(公告)日:2024-09-27

    申请号:CN202411192107.0

    申请日:2024-08-28

    发明人: 蒋辉 倪立争 王英

    IPC分类号: G06F3/06 G06F13/16

    摘要: 本公开提供了一种固态硬盘数据传输速率的控制方法及固态硬盘,所述固态硬盘与主机之间通过交互输入/输出命令进行数据传输,所述控制方法包括执行如下控制过程:根据闪存转换层请求确定所述固态硬盘在当前时段内与所述主机之间的待传输数据量,所述闪存转换层请求根据所述主机发送的输入/输出命令得到;根据所述待传输数据量确定目标传输速率;将所述固态硬盘在当前时段内与所述主机之间的数据传输速率切换到所述目标传输速率。本公开能够降低固态硬盘的链路功耗浪费。