用于turbo解码器的存储结构

    公开(公告)号:CN103368687A

    公开(公告)日:2013-10-23

    申请号:CN201310109656.2

    申请日:2013-03-29

    发明人: 马克·哈姆 刘斌

    IPC分类号: H04L1/00 H04L1/18

    摘要: 本发明涉及用于turbo解码器的存储结构。公开了各种实施方式,它们提供了实施为基带处理电路的至少一部分的turbo解码。可将输入比特流划分成代码块组并且从所述代码块组分离第一代码块。对第一代码块执行混合自动重传请求(HARQ)处理,以生成处理的第一代码块。将处理的第一代码块存储在增量冗余(IR)缓冲器内。对处理的第一代码块执行turbo解码处理,以生成解码的第一代码块数据,并且将解码的第一代码块数据存储在外部存储器内。从IR缓冲器中去除处理的第一代码块,以用来将代码块组的剩余部分解码。

    一种信号处理的方法和信号处理系统

    公开(公告)号:CN101662713A

    公开(公告)日:2010-03-03

    申请号:CN200910166361.2

    申请日:2009-08-26

    IPC分类号: H04R3/00

    摘要: 本发明揭示了一种信号处理的方法和信号处理系统。可使包括一个或多个音频输入和一个或多个音频输出的硬件音频CODEC经过一个或多个切换元件,把任意的输入的音频信号路由到输出。在配置切换元件的基础上,可以使CODEC同时处理多个音频信号。从切换元件的上流,接收的音频信号可以独立于它们可通信的输出进行处理。从所述切换元件的下流,音频信号可独立于信号接收的输入被处理。

    一种信号处理的方法和系统

    公开(公告)号:CN101447818B

    公开(公告)日:2013-03-20

    申请号:CN200710193888.5

    申请日:2007-11-29

    IPC分类号: H04B7/08 H04L1/06

    摘要: 本发明涉及一种用于耙式(rake)接收机中延时匹配的方法和系统。本方法的一方面包括在耙式接收机中,在数据信道单独处理已接收数据和控制信道单独处理所述已接收数据之前,补偿与所述控制信道和所述数据信道中的至少一个或两者相关的延时。相对于控制信道,其包括如通用导频控制信道(CPICH),数据信道或专用物理信道(DPCH)被延时特定的一段时间。

    一种信号处理的方法和系统

    公开(公告)号:CN101447818A

    公开(公告)日:2009-06-03

    申请号:CN200710193888.5

    申请日:2007-11-29

    IPC分类号: H04B7/08 H04L1/06

    摘要: 本发明涉及一种用于耙式(rake)接收机中延时匹配的方法和系统。本方法的一方面包括在耙式接收机中,在数据信道单独处理已接收数据和控制信道单独处理所述已接收数据之前,补偿与所述控制信道和所述数据信道中的至少一个或两者相关的延时。相对于控制信道,其包括如通用导频控制信道(CPICH),数据信道或专用物理信道(DPCH)被延时特定的一段时间。