测量系统
    1.
    发明公开

    公开(公告)号:CN103575983A

    公开(公告)日:2014-02-12

    申请号:CN201210268173.2

    申请日:2012-07-30

    Abstract: 本发明公开了一种测量系统,用来测量一接点的一信号特性。该测量系统包含有一接触式测量单元,该接触式测量单元包含有一探针,用来接触该接点,以撷取该接点的信号;一输出接口;多个电容,电性连接于该探针与该输出接口之间,每一电容的一电容值相对应于一频率范围;以及一保护电路,其一端电性连接于该探针与该输出接口之间,另一端电性连接于一地端;以及一频谱分析仪,电性连接于该输出接口,用来显示该输出接口所输出的信号的能量相对于频谱的信息,以测量该接点的该信号特性。本发明的测量系统可准确测量特定接点的信号特性,并可针对特定频率范围进行滤波,以测量特定频率范围下的信号特性。

    测量系统及测量方法
    2.
    发明授权

    公开(公告)号:CN103575983B

    公开(公告)日:2016-08-03

    申请号:CN201210268173.2

    申请日:2012-07-30

    Abstract: 本发明公开了一种测量系统及测量方法,用来测量一接点的一信号特性。该测量系统包含有一接触式测量单元,该接触式测量单元包含有一探针,用来接触该接点,以撷取该接点的信号;一输出接口;多个电容,电性连接于该探针与该输出接口之间,每一电容的一电容值相对应于一频率范围;以及一保护电路,其一端电性连接于该探针与该输出接口之间,另一端电性连接于一地端;以及一频谱分析仪,电性连接于该输出接口,用来显示该输出接口所输出的信号的能量相对于频谱的信息,以测量该接点的该信号特性。本发明的测量系统可准确测量特定接点的信号特性,并可针对特定频率范围进行滤波,以测量特定频率范围下的信号特性。

    静电防护装置及其电子装置

    公开(公告)号:CN101360383B

    公开(公告)日:2011-06-15

    申请号:CN200710138288.9

    申请日:2007-08-03

    Abstract: 本发明涉及一种静电防护装置,用于一电子装置内以保护一组件防止静电放电(Electrostatic Discharge,ESD)。静电防护装置包括金属外壳、接地线及导电物质。金属外壳用以包覆该组件。接地线用以直接连接该金属外壳与一第一接地端。导电物质与该接地线连接,并同时连接到一第二接地端以达到二次的接地效果。

    静电防护装置及其电子装置

    公开(公告)号:CN101360383A

    公开(公告)日:2009-02-04

    申请号:CN200710138288.9

    申请日:2007-08-03

    Abstract: 本发明涉及一种静电防护装置,用于一电子装置内以保护一组件防止静电放电(Electrostatic Discharge,ESD)。静电防护装置包括金属外壳、接地线及导电物质。金属外壳用以包覆该组件。接地线用以直接连接该金属外壳与一第一接地端。导电物质与该接地线连接,并同时连接到一第二接地端以达到二次的接地效果。

    具有电磁波干扰抑制装置的电子组件及电路模块

    公开(公告)号:CN201766810U

    公开(公告)日:2011-03-16

    申请号:CN201020514427.0

    申请日:2010-09-02

    Inventor: 苏忠耀 张泓恺

    Abstract: 一种具有电磁波干扰抑制装置的电子组件及电路模块。该电子组件供安装于一电路板。该电子组件包含一本体、至少一自该本体延伸的接地引脚以及一电磁波干扰抑制装置;该电磁波干扰抑制装置包括一设置于该本体表面的金属片,以及至少一导线,该至少一导线具有一与该金属片电性连接的第一端,以及一与该电子组件的接地引脚电性连接的第二端。本实用新型增加了电路模块的接地回路,以低成本设计有效抑制电磁波干扰,且由于是连到接地引脚,因此无需重新规划电路板的接地点导接配置,十分便利而容易实践,并且由于金属片非包覆电子组件,只需遮盖至少部分电子组件上表面,因此不会产生散热问题。

    降低电磁干扰辐射的电路板、电源转换器及笔记型计算机

    公开(公告)号:CN2904566Y

    公开(公告)日:2007-05-23

    申请号:CN200520129335.X

    申请日:2005-10-28

    Inventor: 张秋贤 苏忠耀

    Abstract: 本实用新型提供一种可降低EMI的电路板及应用该电路板的电源转换器与笔记型计算机。该电路板包含:一基板、一上桥晶体管、及一下桥晶体管。其中,上桥晶体管具有一电源接脚(power pin),下桥晶体管具有一接地接脚(ground pin),该电源接脚与接地接脚相靠近。上桥晶体管与下桥晶体管相互耦接且彼此靠近地并排布局(placement)于基板的同一侧,且电源接脚与接地接脚位于彼此可夹呈一角度的方向,该角度实质小于90度。

Patent Agency Ranking