-
公开(公告)号:CN118506819A
公开(公告)日:2024-08-16
申请号:CN202410395039.1
申请日:2024-04-02
Applicant: 福州大学
Abstract: 本发明公开了一种多位读判决电路、存储器及多位二进制数据读取方法,所述多位读判决电路包括:多路复用模块,用于对存储列进行选通控制;电压钳位模块,与多路复用模块电连接,电压钳位模块用于读取存储阵列的第一电流信号,将第一电流信号转化为第一转换电压信号进行输出;多位并行比较模块,与电压钳位模块电连接,多位并行比较模块用于接收第一转换电压信号,并按照特定的复制比例关系将第一转换电压信号转化为多路复制电流信号,将多路复制电流信号与多路参考电流信号进行比较,输出比较结果;偏置模块,与电压钳位模块及多位并行比较模块均电连接,偏置模块用于向电压钳位模块提供第一钳位电压信号。采用本发明,避免了复杂参考电流的生成。
-
公开(公告)号:CN118466832A
公开(公告)日:2024-08-09
申请号:CN202410395033.4
申请日:2024-04-02
Applicant: 福州大学
IPC: G06F3/06 , G06F18/213
Abstract: 本发明提出了一种读取裕度参数提取方法及指导优化存储器方法、装置,该读取裕度参数提取方法包括:获取存储器的存储单元集合的测试数据集;测试数据集包括存储单元集合的测试参数的统计特性,测试参数的统计特性体现存储单元集合的存储状态波动;提取不同存储条件下的存储单元集合的存储器特征集合;根据存储器特征集合,将测试参数的统计特性进行统计分布叠加,获得存储单元集合的存储状态统计特性;根据存储状态统计特性和判决门限集合提取读取裕度参数。本申请通过全面扫描存储器件的测试数据集,分析存储器件在不同存储条件下的读取裕度特征响应,以找到全局最佳判决门限,使存储器的读取正确率最优。
-