基于概率计算的低开销cordic算法实现方法及装置

    公开(公告)号:CN109857986A

    公开(公告)日:2019-06-07

    申请号:CN201910102746.6

    申请日:2019-02-01

    Abstract: 本发明公开一种基于概率计算的低开销cordic算法实现方法及装置,方法为:在cordic算法第一级迭代前,对输入数据进行前向转换,对中间各级迭代的序列进行加减法运算,对最后一级迭代输出的序列进行后向转换;本发明的装置为:在第一级迭代中的概率加法器包括:前向转换模块与计算模块;中间各级迭代中的概率加法器仅包括计算模块;最后一级迭代中的概率加法器包括:计算模块与后向转换模块;通过将概率加法器技术引入到cordic算法的硬件实现中,降低了cordic算法的硬件开销。

    一种低时延与低开销的DBPSK解调器

    公开(公告)号:CN110611631A

    公开(公告)日:2019-12-24

    申请号:CN201910910666.3

    申请日:2019-09-25

    Abstract: 本发明公开一种低时延与低开销的DBPSK解调器,应用于通信领域,针对现有DBPSK解调中存在时延过大和开销过大的缺陷,本发明通过传统cordic算法将前N/3次的迭代运算结果存储至小容量ROM查找表中,并结合概率加法器,若当前迭代次数i小于或等于N/3时,通过ROM查找表地址得到在ROM查找表中存储的迭代结果;若当前迭代次数i大于N/3时,通过在ROM查找表中找到第N/3次迭代结果,利用概率加法器和移位寄存器进行i-N/3次迭代运算;所述校正模块对当前迭代结果采用最佳一致逼近法进行校正;从而降低dbpsk解调器的时延与开销。

Patent Agency Ranking