-
公开(公告)号:CN105811979B
公开(公告)日:2019-04-05
申请号:CN201610120732.3
申请日:2016-03-03
Applicant: 电子科技大学
Abstract: 本发明公开了一种带校正的逐次逼近模数转换器及其校正方法。基于共模电压复位的全差分结构DAC,电容的失配误差通过模拟后台校正技术消除。对于理想的二进制电容阵列,一个电容的权重与其低位所有电容的权重之和是相等的,但是电容失配导致它们有所不同。该校正技术通过冗余切换,实现待校正电容与其低位所有电容之和的权重比较,根据待校正电容冗余切换和正常切换两次切换的结果以及待校正电容的切换方向,在后台更新和存储每一位待校正电容的校正码字,并在ADC转换时通过一个校正DAC把校正码字的累加值转换成模拟量耦合到主DAC上。系统对需要校正的所有电容依次进行校正并循环。
-
公开(公告)号:CN105046325A
公开(公告)日:2015-11-11
申请号:CN201510387991.8
申请日:2015-07-06
Applicant: 电子科技大学
IPC: G06N3/067
Abstract: 一种基于类MOS发光器件模拟生物神经网络的电路,属于半导体集成电路和生物神经网络技术领域。包括两个以上的神经基本单元和光的传输通路,所述神经基本单元包括用于接收光信号并将光信号转换为电信号的光的接收转换装置来模拟生物神经网络的神经突触和用于将所述电信号转换为光信号的类MOS发光器件来模拟生物神经网络的神经元;所述光的传输通路用来模拟生物神经网络的轴突;所述两个以上的神经基本单元通过光的传输通路串联或/和星形连接,从而模拟生物神经网络。本发明模拟生物神经网络的电路能与CMOS工艺兼容且具有速度快、面积小、效率高、便于集成等优点,对人工智能等方面的研究与发展带来了积极的意义。
-
公开(公告)号:CN106603077B
公开(公告)日:2019-11-05
申请号:CN201611031377.9
申请日:2016-11-22
Applicant: 电子科技大学
Abstract: 本发明属于模拟数字转换技术领域,尤其涉及一种逐次逼近全差分模数转换器及其工作流程。本发明基于共模电压复位的全差分结构分段DAC,提出一种新的电荷重分配电容的切换方式。对于普通逐次逼近模数转换器(SAR ADC),一个时钟周期内电容阵列只能切换一次,导致要求的时钟频率高,量化时间长。该切换技术通过分段电容以及流水线式电容切换方式,实现每次时钟周期都有两个数据比较结果,每个周期实现两个电容切换,每一次量化的结果为这一次高H位和上一次低L位的结果。从而达到在不影响SAR ADC精度的前提下提高速度。
-
公开(公告)号:CN105811979A
公开(公告)日:2016-07-27
申请号:CN201610120732.3
申请日:2016-03-03
Applicant: 电子科技大学
CPC classification number: H03M1/1028 , H03M1/145 , H03M2201/622 , H03M2201/6354
Abstract: 本发明公开了一种带校正的逐次逼近模数转换器及其校正方法。基于共模电压复位的全差分结构DAC,电容的失配误差通过模拟后台校正技术消除。对于理想的二进制电容阵列,一个电容的权重与其低位所有电容的权重之和是相等的,但是电容失配导致它们有所不同。该校正技术通过冗余切换,实现待校正电容与其低位所有电容之和的权重比较,根据待校正电容冗余切换和正常切换两次切换的结果以及待校正电容的切换方向,在后台更新和存储每一位待校正电容的校正码字,并在ADC转换时通过一个校正DAC把校正码字的累加值转换成模拟量耦合到主DAC上。系统对需要校正的所有电容依次进行校正并循环。
-
公开(公告)号:CN105046325B
公开(公告)日:2017-12-15
申请号:CN201510387991.8
申请日:2015-07-06
Applicant: 电子科技大学
IPC: G06N3/067
Abstract: 一种基于类MOS发光器件模拟生物神经网络的电路,属于半导体集成电路和生物神经网络技术领域。包括两个以上的神经基本单元和光的传输通路,所述神经基本单元包括用于接收光信号并将光信号转换为电信号的光的接收转换装置来模拟生物神经网络的神经突触和用于将所述电信号转换为光信号的类MOS发光器件来模拟生物神经网络的神经元;所述光的传输通路用来模拟生物神经网络的轴突;所述两个以上的神经基本单元通过光的传输通路串联或/和星形连接,从而模拟生物神经网络。本发明模拟生物神经网络的电路能与CMOS工艺兼容且具有速度快、面积小、效率高、便于集成等优点,对人工智能等方面的研究与发展带来了积极的意义。
-
公开(公告)号:CN106603077A
公开(公告)日:2017-04-26
申请号:CN201611031377.9
申请日:2016-11-22
Applicant: 电子科技大学
Abstract: 本发明属于模拟数字转换技术领域,尤其涉及一种逐次逼近全差分模数转换器及其工作流程。本发明基于共模电压复位的全差分结构分段DAC,提出一种新的电荷重分配电容的切换方式。对于普通逐次逼近模数转换器(SAR ADC),一个时钟周期内电容阵列只能切换一次,导致要求的时钟频率高,量化时间长。该切换技术通过分段电容以及流水线式电容切换方式,实现每次时钟周期都有两个数据比较结果,每个周期实现两个电容切换,每一次量化的结果为这一次高H位和上一次低L位的结果。从而达到在不影响SAR ADC精度的前提下提高速度。
-
-
-
-
-