-
公开(公告)号:CN117131554A
公开(公告)日:2023-11-28
申请号:CN202210546541.9
申请日:2022-05-18
申请人: 瑞昱半导体股份有限公司
摘要: 本发明提供一种读卡机及其控制器以及权限管理方法。该读卡机包含一存储装置以及该控制器,其中该控制器耦合至该存储装置。该存储装置是用来存储一特定存储器装置的特定识别数据,以及该控制器是用来自插入该读卡机的一外接存储器装置接收该外接存储器装置的识别数据,并且根据该识别数据以及该特定识别数据判断该外接存储器装置是否为该特定存储器装置,以产生一判断结果。特别是,该控制器可根据该判断结果控制是否开放至少一功能的权限。
-
公开(公告)号:CN112486865A
公开(公告)日:2021-03-12
申请号:CN201910859548.4
申请日:2019-09-11
申请人: 瑞昱半导体股份有限公司
摘要: 本发明提供一种用于进行一存储装置的存取控制的方法以及控制芯片,其中该控制芯片耦接至一主装置。该方法包含:利用该控制芯片的一第一传输接口判断该存储装置是否支持异于该第一传输接口的一第二传输接口以产生一判断结果;以及依据一使用者对于该主装置的使用者权限,判断是否容许该控制芯片基于该判断结果来决定是否利用该控制芯片的该第二传输接口来存取该存储装置。另外,若该使用者权限符合一预定条件,该主装置的使用者接口上可显示一弹出视窗,以供该使用者决定利用该第一传输接口或该第二传输接口来存取该存储装置。
-
公开(公告)号:CN105094271B
公开(公告)日:2018-02-09
申请号:CN201410189474.5
申请日:2014-05-06
申请人: 瑞昱半导体股份有限公司
CPC分类号: G06F1/32 , G06F11/3051 , G06F11/3055 , G06F13/385 , G06F13/40 , G06F13/4022 , G06F13/4031 , G06F13/4221 , G06F13/4282 , Y02D10/14 , Y02D10/151
摘要: 本发明公开了一种集线器的控制方法以及集线器控制电路,该集线器具有一上行端口以及多个下行端口,该方法包括:接收该多个下行端口各自的联机信息,以分别得知该多个下行端口是否已建立联机;以及当该多个下行端口均未建立联机时,使该上行端口无法建立联机。一种集线器的控制电路,该集线器具有一上行端口以及多个下行端口,该控制电路包括一联机信息接收单元以及一上行端口控制单元,分别用来执行该集线器控制方法的两个步骤。本发明可主动与主机断线并进入省电状态,能达到较佳的省电效果。
-
公开(公告)号:CN106294252A
公开(公告)日:2017-01-04
申请号:CN201510307306.6
申请日:2015-06-05
申请人: 瑞昱半导体股份有限公司
CPC分类号: H04W52/0209 , G06F13/00 , G06F13/4282 , H04L67/143 , H04L69/323 , H04W76/19 , Y02D70/00 , G06F13/4068 , G06F1/3253 , G06F2213/40
摘要: 本发明涉及超高速芯片互连(SSIC)装置及其连接控制方法,该装置包含:侦测电路,用来执行第一侦测与第二侦测中的至少一个,并据以产生侦测结果,其中第一侦测是用来侦测SSIC兼容对象是否存在,第二侦测是用来侦测SSIC兼容对象是否符合预设状态,且预设状态包含可中断状态以及可重新连接状态中的至少一个;控制电路,用来依据侦测结果产生控制信号;以及移动物理层电路用来依据控制信号执行多个步骤中的至少一个,多个步骤包含:当控制信号指出SSIC兼容对象存在且符合可中断状态,依据控制信号主动中断与SSIC主控端之间的正常连接;以及当控制信号指出SSIC兼容对象存在且符合可重新连接状态,依据控制信号主动重新与SSIC主控端连接。
-
公开(公告)号:CN103631741A
公开(公告)日:2014-03-12
申请号:CN201210306193.4
申请日:2012-08-23
申请人: 瑞昱半导体股份有限公司
IPC分类号: G06F13/38
摘要: 本发明公开了一种USB控制装置及其控制方法。该USB控制装置用以与一USB主机及一存储装置进行沟通。该USB控制装置包含一USB传输接口、一预存器及一耦接至该USB传输接口及该预存器的控制器。该USB传输接口自该USB主机依序接收一第一CBW封包及一第二CBW封包。该控制器于该USB传输接口接收该第一CBW封包至接收该第二CBW封包期间,预先存储该存储装置的一预存数据至该预存器,以及于该USB传输接口接收该第二CBW封包后,通过该USB传输接口传输存储于该预存器的该预存数据至该USB主机。本发明可大幅提升BOT协议下的USB装置的传输速度,且不受限于USB装置及USB主机本身的架构。
-
公开(公告)号:CN112084073B
公开(公告)日:2023-02-28
申请号:CN201910516313.5
申请日:2019-06-14
申请人: 瑞昱半导体股份有限公司
IPC分类号: G06F11/22
摘要: 本发明提供一种执行写保护指令的检测控制的方法、控制芯片和电子装置。该方法包含:检测一存储装置是否支持一第一通信协议,以产生一接口检测结果;检测该存储装置的一写保护开关是否被开启,以产生一写保护检测结果;以及依据该接口检测结果以及该写保护检测结果,选择性地将一控制芯片的一传输接口初始化为符合该第一通信协议的一第一传输接口、或一第二传输接口,以允许一主装置通过该控制芯片访问该存储装置,其中该第一传输接口对应于该控制芯片的一第一组态,且该第二传输接口对应于该控制芯片的一第二组态。
-
公开(公告)号:CN113161825A
公开(公告)日:2021-07-23
申请号:CN202010013248.7
申请日:2020-01-07
申请人: 瑞昱半导体股份有限公司
摘要: 一种缆线包含:一第一插头,用以连接至一主机端;一第二插头,用以连接至一装置端;以及一控制器,耦接于该第一插头与该第二插头之间,并用以监测该主机端与该装置端之间所交换的一连线讯息,并根据该连线讯息获取该主机端与该装置端欲进入的一传输模式,以根据该传输模式调整复数个电性参数为复数组预设参数中的一对应者。
-
公开(公告)号:CN108664423A
公开(公告)日:2018-10-16
申请号:CN201710188056.8
申请日:2017-03-27
申请人: 瑞昱半导体股份有限公司
摘要: 本发明公开了一种电子装置及存储卡存取方法。存储卡存取方法应用于一电子装置。该电子装置的一处理单元可通过一存储卡插槽存取一存储卡,该方法包含:检测该存储卡是否支援一快速周边组件互连界面接口;当该存储卡非支援该快速周边组件互连界面接口时,使该处理单元通过一第一数据传输路径存取该存储卡,并利用位于该第一数据传输路径上的一存储卡存取单元进行一传输界面接口及该快速周边组件互连界面接口之间的数据格式转换;以及当该存储卡支援该快速周边组件互连界面接口时,使该处理单元通过一第二数据传输路径存取该存储卡,其中该第二数据传输路径是允许该处理单元及该存储卡通过该快速周边组件互连界面接口传输数据。
-
公开(公告)号:CN103021470B
公开(公告)日:2016-08-03
申请号:CN201110282245.4
申请日:2011-09-21
申请人: 瑞昱半导体股份有限公司
IPC分类号: G11C29/48
CPC分类号: H04B17/11
摘要: 一种取样相位校正方法和使用此取样相位校正方法的储存系统,该方法包含:使一储存装置控制器传送一第二命令信号,来读取一储存装置内的一内容;根据该内容,使该储存装置控制器传送一第一命令信号及具有一第三取样相位的一第三数据信号给该储存装置;以及根据该储存装置相对应该第一命令信号及该第三数据信号所响应给该储存装置控制器的一响应信息,来判断该储存装置控制器对该储存装置的数据传输是否有错误,以判断该第三取样相位是否恰当;其中,该第二命令信号使用一第二时钟来传送,该第一命令信号使用一第一时钟来传送,该第二时钟慢于该第一时钟。
-
公开(公告)号:CN102455946A
公开(公告)日:2012-05-16
申请号:CN201010526540.5
申请日:2010-10-19
申请人: 瑞昱半导体股份有限公司
IPC分类号: G06F11/00
摘要: 本发明为一种USB装置异常的检测与恢复电路及方法,包含:锁相回路单元、数据收发单元、标记数据检测单元与标记看门狗单元。其中,锁相回路单元,用以产生时钟信号。数据收发单元耦接锁相回路单元,用以接收信道信号并依据时钟信号取样信道信号而产生总线数据。标记数据检测单元耦接数据收发单元,用以检测总线数据上的标记数据而产生一控制信号。标记看门狗单元耦接标记数据检测单元,用以在当该控制信号表示该标记数据检测单元未检测到该标记数据且经过一预设时间后,产生一重置信号至锁相回路单元、数据收发单元与微控制单元。
-
-
-
-
-
-
-
-
-