-
公开(公告)号:CN114185830A
公开(公告)日:2022-03-15
申请号:CN202010968883.0
申请日:2020-09-15
Applicant: 珠海格力电器股份有限公司 , 珠海零边界集成电路有限公司
IPC: G06F15/167
Abstract: 本发明公开了一种基于mailbox的多处理器通信方法、设备、系统和存储介质,方法包括基于mailbox的多处理器通信方法,接收处于发送状态的处理器发送的数据包;若所述数据包的传输信息满足预设的被读取条件,向处于接收状态的处理器发送通知信号;接收所述处于接收状态的处理器针对所述通知信号发送的读取信号;基于同步FIFO原理,将所述读取信号进行亚稳态处理后,将所述数据包发送给所述处于接收状态的处理器,实现了在同一时钟域写数据和读数据,避免了进行二进制码与格雷码之间的转换,有效的解决了跨时钟域通信的时序延迟,提高了通讯效率较低,同时还降低了设计的复杂度。
-
公开(公告)号:CN112347008A
公开(公告)日:2021-02-09
申请号:CN202011212967.8
申请日:2020-11-02
Applicant: 珠海零边界集成电路有限公司 , 珠海格力电器股份有限公司
Abstract: 本申请涉及一种数据访问方法及数据访问桥,该方法包括:通过APB总线获取CPU访问对应的目标IP模块的访问请求;根据访问请求确定访问类型,其中,访问类型包括写操作和读操作;若访问类型为写操作,则通过APB总线向CPU返回第一释放总线信号,使目标IP模块释放APB总线,以允许CPU在获取到第一释放总线信号后通过APB总线访问其他IP模块。通过本申请在写操作时能够在不提高IP模块的频率的基础上使IP模块提前释放APB总线,提高APB了总线利用率,减小了系统整体功耗,同时很好地解决了写操作时由于IP模块长时间占用APB总线带来的闪屏问题。
-
公开(公告)号:CN112269424A
公开(公告)日:2021-01-26
申请号:CN202011302614.7
申请日:2020-11-19
Applicant: 珠海零边界集成电路有限公司 , 珠海格力电器股份有限公司
IPC: G06F1/12
Abstract: 本发明公开了一种芯片时钟频率校准方法、装置、设备和介质,由于该方法中将确定的第一TRIM值发送给待校准芯片,获取待校准芯片基于第一TRIM值调整后的第一时钟频率;并在判断第一时钟频率与预先保存的设定时钟频率相同时,将第一TRIM值确定为设定时钟频率对应的目标TRIM值并保存,从而实现了由设备对芯片时钟频率的校准,提高了芯片时钟校准的自动化程度。
-
公开(公告)号:CN112347008B
公开(公告)日:2024-08-09
申请号:CN202011212967.8
申请日:2020-11-02
Applicant: 珠海零边界集成电路有限公司 , 珠海格力电器股份有限公司
Abstract: 本申请涉及一种数据访问方法及数据访问桥,该方法包括:通过APB总线获取CPU访问对应的目标IP模块的访问请求;根据访问请求确定访问类型,其中,访问类型包括写操作和读操作;若访问类型为写操作,则通过APB总线向CPU返回第一释放总线信号,使目标IP模块释放APB总线,以允许CPU在获取到第一释放总线信号后通过APB总线访问其他IP模块。通过本申请在写操作时能够在不提高IP模块的频率的基础上使IP模块提前释放APB总线,提高APB了总线利用率,减小了系统整体功耗,同时很好地解决了写操作时由于IP模块长时间占用APB总线带来的闪屏问题。
-
公开(公告)号:CN112131065A
公开(公告)日:2020-12-25
申请号:CN202011211058.2
申请日:2020-11-03
Applicant: 珠海格力电器股份有限公司 , 珠海零边界集成电路有限公司
IPC: G06F11/22
Abstract: 本申请公开了一种DAC接口的验证方法、装置及系统。其中,该方法包括:向待测试芯片的DAC接口输入测试信号;获取对所述待测试芯片进行测试的测试结果。本申请解决了相关技术中的测试效率较低的技术问题。
-
-
-
-