一种高速发送器及串行数据发送器电路

    公开(公告)号:CN118631237A

    公开(公告)日:2024-09-10

    申请号:CN202411098858.6

    申请日:2024-08-12

    发明人: 栾昌海 袁尚琪

    IPC分类号: H03K19/003 H03M9/00

    摘要: 本申请公开了一种高速发送器及串行数据发送器电路,涉及信号传输电路设计的技术领域,其中,该高速发送器包括信号传输单元,所述信号传输单元包括:信号收发模块,用于对输入的目标信号进行传输;第一功率管,其输入端用于接收输入的目标电压,其输出端与所述信号收发模块的供电端连接。本申请的技术方案通过在信号传输单元中设置第一功率管,并根据第一功率管的输入端输入的目标电压控制第一功率管对信号收发模块执行供电,同时结合功率管具有较低导通电阻的特性,以使得设置第一功率管可以减小信号收发模块的供电端的压降,从而能够满足高速串行链路传输时的正常供压需求。

    占空比校准电路、方法和装置
    2.
    发明公开

    公开(公告)号:CN116760389A

    公开(公告)日:2023-09-15

    申请号:CN202310743295.0

    申请日:2023-06-21

    发明人: 袁尚琪

    IPC分类号: H03K3/017 H03K5/26

    摘要: 本申请提出一种占空比校准电路、方法和装置,该占空比校准电路包括第一延迟单元、第二延迟单元、电容电阻滤波器、比较器、数字控制模块和数模转换器模块。其中,通过第一延迟单元根据数模转换器模块调节后的第一电流可对差分时钟信号进行差模调节,在差模校准完成后,通过第二延迟单元根据数模转换器模块调节后的第二电流可对差分时钟信号进行共模调节,从而能够实现对差分时钟信号的差模校准和共模校准。由于数模转换器模块是根据数字控制模块传输的编码值来对第一延迟单元和第二延迟单元的电流进行调节,因此,可以通过编码值和调节后比较器输出的比较结果来进行占空比的校准,能够有效提高占空比的校准精度。