-
公开(公告)号:CN111916132A
公开(公告)日:2020-11-10
申请号:CN201911257474.3
申请日:2019-12-10
Applicant: 爱思开海力士有限公司
Abstract: 一种存储模块,包括:多个存储器,其中,每个存储器包括适用于储存加密密钥的加密密钥储存电路;地址加密电路,适用于通过使用储存在加密密钥储存电路中的加密密钥对从存储器控制器传送来的地址进行加密来产生加密地址;以及单元阵列,其通过加密地址来访问,其中,多个存储器的加密密钥储存电路储存不同的加密密钥。
-
公开(公告)号:CN111916132B
公开(公告)日:2024-06-07
申请号:CN201911257474.3
申请日:2019-12-10
Applicant: 爱思开海力士有限公司
Abstract: 一种存储模块,包括:多个存储器,其中,每个存储器包括适用于储存加密密钥的加密密钥储存电路;地址加密电路,适用于通过使用储存在加密密钥储存电路中的加密密钥对从存储器控制器传送来的地址进行加密来产生加密地址;以及单元阵列,其通过加密地址来访问,其中,多个存储器的加密密钥储存电路储存不同的加密密钥。
-
公开(公告)号:CN104639175A
公开(公告)日:2015-05-20
申请号:CN201410085720.2
申请日:2014-03-10
Applicant: 爱思开海力士有限公司
IPC: H03M9/00
CPC classification number: H03M9/00
Abstract: 提供了串行器。串行器包括第一驱动控制信号发生器和第二驱动控制信号发生器。第一驱动控制信号发生器响应于第一时钟信号和第二时钟信号而放大第一输入数据信号以产生第一上拉驱动控制信号和第一下拉驱动控制信号。第二驱动控制信号发生器响应于第二时钟信号和第三时钟信号而放大第二输入数据信号以产生第二上拉驱动控制信号和第二下拉驱动控制信号。
-
公开(公告)号:CN106683696A
公开(公告)日:2017-05-17
申请号:CN201610445608.4
申请日:2016-06-20
Applicant: 爱思开海力士有限公司
IPC: G11C11/406
Abstract: 一种半导体器件,包括:解码信号发生电路,适用于在刷新区段期间响应于振荡信号而执行计数操作以产生解码信号;刷新脉冲发生电路,适用于响应于解码信号和温度码而产生用于执行刷新操作的刷新脉冲;以及重置脉冲发生电路,适用于响应于刷新脉冲而产生初始化解码信号的重置脉冲。
-
公开(公告)号:CN105306031A
公开(公告)日:2016-02-03
申请号:CN201410764255.5
申请日:2014-12-11
Applicant: 爱思开海力士有限公司
IPC: H03K17/693 , H03K17/687
Abstract: 一种集成电路可以包括:输入缓冲器,其适于响应于缓冲器使能信号来缓冲选通信号以产生内部选通信号;内部时钟发生器,其适于接收内部选通信号以产生包括不同相位的内部时钟信号。所述集成电路可以包括选通信号驱动器,其适于响应于驱动控制信号来驱动选通信号。驱动控制信号可以在缓冲器使能信号使能之前被使能。
-
公开(公告)号:CN110751975B
公开(公告)日:2023-08-15
申请号:CN201811629897.9
申请日:2018-12-29
Applicant: 爱思开海力士有限公司
IPC: G11C29/12
Abstract: 本发明提供一种存储器件及其测试电路。存储器件包括:多个存储单元阵列;多个数据传送器,其分别与多个存储单元阵列相对应并且适用于传送从对应的存储单元阵列并行读取的数据;以及测试电路,其适用于:在测试模式期间,在多个数据传送器之中选择一个数据传送器,并且将从被选中的数据传送器并行传送的数据顺序地输出到多个数据输入/输出焊盘之中的一个数据输入/输出焊盘。
-
公开(公告)号:CN110751975A
公开(公告)日:2020-02-04
申请号:CN201811629897.9
申请日:2018-12-29
Applicant: 爱思开海力士有限公司
IPC: G11C29/12
Abstract: 本发明提供一种存储器件及其测试电路。存储器件包括:多个存储单元阵列;多个数据传送器,其分别与多个存储单元阵列相对应并且适用于传送从对应的存储单元阵列并行读取的数据;以及测试电路,其适用于:在测试模式期间,在多个数据传送器之中选择一个数据传送器,并且将从被选中的数据传送器并行传送的数据顺序地输出到多个数据输入/输出焊盘之中的一个数据输入/输出焊盘。
-
公开(公告)号:CN103854694B
公开(公告)日:2018-04-17
申请号:CN201310290429.4
申请日:2013-07-11
Applicant: 爱思开海力士有限公司
Inventor: 李相权
CPC classification number: H03K5/15066
Abstract: 一种多相位时钟发生电路包括:第一时钟缓冲器单元,所述第一时钟缓冲器单元被配置为响应于外部时钟而反相和缓冲第一内部时钟和第二内部时钟,以及产生第三内部时钟和第四内部时钟;以及第二时钟缓冲器单元,所述第二时钟缓冲器单元被配置为响应于所述外部时钟而反相和缓冲所述第三内部时钟和所述第四内部时钟,以及产生所述第一内部时钟和所述第二内部时钟。
-
公开(公告)号:CN103854694A
公开(公告)日:2014-06-11
申请号:CN201310290429.4
申请日:2013-07-11
Applicant: 爱思开海力士有限公司
Inventor: 李相权
CPC classification number: H03K5/15066
Abstract: 一种多相位时钟发生电路包括:第一时钟缓冲器单元,所述第一时钟缓冲器单元被配置为响应于外部时钟而反相和缓冲第一内部时钟和第二内部时钟,以及产生第三内部时钟和第四内部时钟;以及第二时钟缓冲器单元,所述第二时钟缓冲器单元被配置为响应于所述外部时钟而反相和缓冲所述第三内部时钟和所述第四内部时钟,以及产生所述第一内部时钟和所述第二内部时钟。
-
公开(公告)号:CN108665918B
公开(公告)日:2022-02-11
申请号:CN201710811768.0
申请日:2017-09-11
Applicant: 爱思开海力士有限公司
IPC: G11C5/14
Abstract: 一种半导体器件包括:缓冲器控制电路,其适用于响应于掉电模式信号和检测脉冲而产生缓冲器控制信号;第一缓冲器电路,其适用于通过在掉电模式下根据响应于缓冲器控制信号而产生的选择信号缓冲芯片选择信号,来产生第一内部芯片选择信号;以及检测脉冲产生电路,其适用于响应于第一内部芯片选择信号而产生检测脉冲。
-
-
-
-
-
-
-
-
-