-
公开(公告)号:CN113364599B
公开(公告)日:2022-05-13
申请号:CN202110658063.6
申请日:2021-06-15
Applicant: 湖南大学
IPC: H04L9/32
Abstract: 本发明涉及物理不可克隆函数技术领域,尤其涉及一种双态物理不可克隆函数电路,所述电路包括:信号驱动电路将接收的串行激励信号和串行配置信号分别转换为并行信号;若干个双态物理不可克隆函数电路单元,每个单元根据激励信号和配置信号获取响应;时序控制电路确保本电路按设计的时序工作;并行/串行转换器电路实现多比特响应的串行输出。其中每个双态物理不可克隆函数电路单元包括:状态配置电路根据配置信号切换本电路的工作状态;放大器链电路对带有工艺偏差的信号进行放大;响应读出电路根据激励信号选择单元并输出响应。通过设置本电路生成了高可靠性的密钥。
-
公开(公告)号:CN114297736A
公开(公告)日:2022-04-08
申请号:CN202111680103.3
申请日:2021-12-30
Applicant: 湖南大学 , 北京航空航天大学杭州创新研究院
IPC: G06F21/73
Abstract: 本发明提出一种基于模糊反馈移位寄存器的物理不可克隆函数电路,所述基于模糊反馈移位寄存器的物理不可克隆函数电路包括激励处理模块、移位寄存器模块、熵源模块、与门处理模块、异或处理模块以及非线性模糊模块。本发明提出的基于模糊反馈移位寄存器的物理不可克隆函数电路,实现了对机器学习建模攻击的抵抗,并生成了高安全的密钥,满足了实际应用需求。
-
公开(公告)号:CN113364599A
公开(公告)日:2021-09-07
申请号:CN202110658063.6
申请日:2021-06-15
Applicant: 湖南大学
IPC: H04L9/32
Abstract: 本发明涉及物理不可克隆函数技术领域,尤其涉及一种双态物理不可克隆函数电路,所述电路包括:信号驱动电路将接收的串行激励信号和串行配置信号分别转换为并行信号;若干个双态物理不可克隆函数电路单元,每个单元根据激励信号和配置信号获取响应;时序控制电路确保本电路按设计的时序工作;并行/串行转换器电路实现多比特响应的串行输出。其中每个双态物理不可克隆函数电路单元包括:状态配置电路根据配置信号切换本电路的工作状态;放大器链电路对带有工艺偏差的信号进行放大;响应读出电路根据激励信号选择单元并输出响应。通过设置本电路生成了高可靠性的密钥。
-
-