一种电容屏触摸检测方法及装置

    公开(公告)号:CN110502143B

    公开(公告)日:2022-02-15

    申请号:CN201910648248.1

    申请日:2019-07-18

    发明人: 张弛 万伟 余佳

    IPC分类号: G06F3/041 G06F3/044

    摘要: 本发明公开了一种电容屏触摸检测方法及装置,所述装置包括有sensor pad单元、采样单元、Base值计算单元、触摸检测计算单元、计时单元、触摸判断比较单元和MCU单元,所述采样单元的输入端连接于所述sensorpad单元,所述采样单元输出的数据分别传输至所述Base值计算单元和所述触摸检测计算单元,所述Base值计算单元和所述计时单元分别连接于所述触摸检测计算单元,所述触摸检测计算单元和所述计时单元输出的数据传输至所述触摸判断比较单元,所述触摸判断比较单元输出的数据传输至所述MCU单元。本发明对触摸的判断过程采用两重阈值,能明显改善触摸信号的信噪比,同时本发明只需要小部分电路资源,算法简单、容易实现,有效降低了系统成本。

    一种带隙基准电路的启动电路可靠性验证方法

    公开(公告)号:CN110231557B

    公开(公告)日:2021-06-29

    申请号:CN201910597553.2

    申请日:2019-07-04

    发明人: 张弛 高益 余佳

    IPC分类号: G01R31/28

    摘要: 本发明公开了一种带隙基准电路的启动电路可靠性验证方法,包括步骤:在启动电路的关键节点加入理想电压源,进行直流仿真验证得出仿真结果;根据仿真结果判定启动电路是否正常工作。本发明在带隙基准电路的启动电路的关键节点加入理想电压源,以该理想电压源的直流电压值作为扫描变量进行直流仿真验证,以更充分地验证启动电路是否正常工作;直流仿真验证可以更加充分地验证电路可能存在的所有稳态;更有针对性的进行电路设计,提高生产成品率,降低产品风险。

    一种芯片内无片外电容的LDO调节电路

    公开(公告)号:CN110320956B

    公开(公告)日:2021-01-05

    申请号:CN201910713571.2

    申请日:2019-08-02

    发明人: 张弛 陈绪坤 余佳

    IPC分类号: G05F1/575

    摘要: 本发明公开了芯片内无片外电容的LDO调节电路,包括依次连接的第一电路、第二电路以及第三电路;其中,第一电路为基准电压产生电路;第二电路为LDO电压电路;第三电路为自适应电压跟随放大电路。正是这三个电路的有效组合,在芯片内部采用极小的片内负载电容,在大电流输出变化的情况下依然实现稳定的电压输出。本发明将主极点设置在LDO电路的输出节点,可使其环路的稳定性较容易补偿,在具体电路设计中可根据芯片面积可接受程度和纹波大小要求调整片内负载电容的大小。相对片外电容的LDO电路,用片内负载电容代替片外电容,可消除芯片引脚PAD的寄生电阻电容电感对电路稳定性的影响,既提高了芯片的集成度,也降低了成本。

    一种SoC芯片深度休眠唤醒装置及方法

    公开(公告)号:CN110442544A

    公开(公告)日:2019-11-12

    申请号:CN201910646849.9

    申请日:2019-07-17

    发明人: 张弛 张敏 余佳

    IPC分类号: G06F15/78 G06F9/4401

    摘要: 本发明公开了一种SoC芯片深度休眠唤醒装置,其包括有:休眠唤醒模块,用于接入外部唤醒信号,根据外部唤醒信号产生内部唤醒信号,并且当内部唤醒信号满足预设的唤醒要求时,生成源时钟使能信号;时钟产生模块,时钟产生模块用于根据源时钟使能信号产生源时钟信号;时钟稳定模块,时钟稳定模块用于对源时钟信号进行累加计数,并且当累加计数值达到预设的门限阈值后产生稳定时钟信号;时钟分频与控制模块,时钟分频与控制模块用于对稳定时钟信号进行分频处理后产生多个可供SoC芯片内部功能模块工作的时钟信号。本发明采用两级唤醒机制,在休眠唤醒过程中无需时钟信号参与,不仅能避免误唤醒,而且在休眠时可避免时钟网络消耗功耗。

    一种基于android系统的灭屏状态下指纹解锁加速亮屏方法

    公开(公告)号:CN109753312A

    公开(公告)日:2019-05-14

    申请号:CN201811574661.X

    申请日:2018-12-21

    发明人: 张弛 钟思聪 余佳

    IPC分类号: G06F9/4401 G06F21/32

    摘要: 本发明公开了一种基于android系统的灭屏状态下指纹解锁加速亮屏方法,包括:底层系统唤醒步骤:当用户操作电源键灭屏后,将背光参数直接修改为0,再等待预设时间后,系统进入休眠流程;上层系统唤醒步骤:当上层任务完成且灭屏后,将背光参数直接修改为0,再等待预设时间后,系统进入休眠流程;锁屏状态解锁步骤:灭屏后延时更新锁屏UI界面,若该延时时间内指纹解锁成功则直接亮屏,不切换UI界面、更新锁屏状态和回调;深度休眠状态解锁步骤:当系统识别到用户按压指纹时,将按压指纹消息上报至上层,系统同步进行指纹验证,若指纹验证成功,则系统直接亮屏并显示更新的UI界面。本发明可优化指纹解锁亮屏时间,进而提高用户体验。

    一种超低功耗系统唤醒装置及方法

    公开(公告)号:CN109683697A

    公开(公告)日:2019-04-26

    申请号:CN201811549900.6

    申请日:2018-12-18

    发明人: 万伟 张弛 余佳

    IPC分类号: G06F1/3234 G06F9/4401

    CPC分类号: G06F1/3234 G06F9/4418

    摘要: 本发明公开了一种超低功耗系统唤醒方法,包括如下步骤:步骤S1,当用户对感应单元实施触发操作时,感应单元输出一触发信号;步骤S2,开关单元将低频时钟信号传输至其输出端;步骤S3,控制单元按照低频时钟信号所对应的时钟频率工作;步骤S4,控制单元接收感应单元的输出信号,判断预设时长或者预设数据长度范围内是否存在满足唤醒规则的电信号,若是,则执行步骤S5,若否,则执行步骤S6;步骤S5,控制单元向时钟切换接口加载切换指令以获取高频时钟信号,再按照该高频时钟信号所对应的时钟频率工作;步骤S6,控制单元控制开关单元进入关闭状态。本发明具有分层级唤醒功能、可避免因误唤醒导致高功耗,同时电路结构简单、成本低廉、易于实现。

    一种用于采集触摸信号的多路复用处理系统及方法

    公开(公告)号:CN109656415A

    公开(公告)日:2019-04-19

    申请号:CN201811564272.9

    申请日:2018-12-20

    发明人: 张弛 张敏 余佳

    IPC分类号: G06F3/041 G06F3/044

    摘要: 本发明公开了一种用于采集触摸信号的多路复用处理系统,其包括有:多个模拟信号检测单元,用于检测触摸屏输出的多通道模拟电压信号;一模数转换单元,用于将其输入的模拟信号转换为数字信号后输出;一数字信号处理单元,其输入端连接于模数转换单元的输出端,数字信号处理单元用于对其输入的数字信号进行处理;一复用控制单元,连接于模数转换单元的控制端,复用控制单元用于向模数转换单元发送复用控制信号,进而控制模数转换单元依次对多个模拟信号检测单元输出的模拟电压信号进行模数转换,直至全部通道模拟电压信号采集完成。本发明不影响触摸控制芯片的整体性能,可降低触摸控制芯片的整体面积与成本。

    一种触摸屏静电放电检测与保护方法

    公开(公告)号:CN109444608A

    公开(公告)日:2019-03-08

    申请号:CN201811549899.7

    申请日:2018-12-18

    发明人: 陈荣 张弛 余佳

    IPC分类号: G01R31/00 G06F3/041

    CPC分类号: G01R31/001 G06F3/0418

    摘要: 本发明公开了一种触摸屏静电放电检测与保护方法,其包括:ESD检测步骤,当上一帧触摸数据无触摸点而当前触摸数据产生触摸点时,对触摸点数据进行特征分析,并在判断出当前触摸数据为ESD干扰数据时,执行ESD滤波步骤;ESD滤波步骤,通过预设的滤波算法滤除因ESD干扰导致的异常数据点数。本发明从ESD冲击对触摸屏影响的数据现象分析,解决了硬件未能解决的触摸屏ESD干扰问题。同时,通过软件算法,对ESD干扰可以准确检测,并做相应的滤波和稳定性优化,使触摸屏ESD干扰优化的另一层面得到有效提升。相比现有技术而言,本发明能够防止触摸屏在受到ESD冲击时发生工作异常,从而解决触摸屏ESD干扰问题,大大提高了触摸屏的ESD性能。

    利用中低压器件在低压下产生高压的多级多相高压电荷泵

    公开(公告)号:CN107592012A

    公开(公告)日:2018-01-16

    申请号:CN201710852847.6

    申请日:2017-09-20

    IPC分类号: H02M3/07 H02M1/14

    摘要: 本发明公开了一种利用中低压器件在低压下产生高压的多级多相高压电荷泵,其包括有多个两相单级电荷泵电路,两相单级电荷泵电路包括有第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第一电容、第二电容和第三电容,第三NMOS管的源极和第四NMOS管的源极相互连接后作为两相单级电荷泵电路的前端,第三PMOS管的源极和第四PMOS管的源极相互连接后作为两相单级电荷泵电路的后端,多个两相单级电荷泵电路前后依次串联或相互并联,串联时,位于最前的两相单级电荷泵电路的前端接入高电平信号,并联时,多个两相单级电荷泵电路的前端均接入高电平信号。本发明成本低廉,结构简单,对电源和地的冲击小,纹波噪声低。