-
公开(公告)号:CN101499802A
公开(公告)日:2009-08-05
申请号:CN200810065349.8
申请日:2008-02-03
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种改进型折叠结构ADC,包括粗量化器、细量化器,还包括细量化区间选择器和纠错模块;其中,输入模拟信号分别输入至粗量化器和细量化器,经粗量化器得到的N1位输出MSB[N1-1:0]连接至纠错模块的一输入端,同时经细量化区间选择器得到区间值输入到细量化器中,所述细量化器的N2+2位输出LSB[N2+1:0]作为纠错模块的另一输入端,纠错模块的输出为该ADC的数字输出信号。本发明所述改进型折叠结构ADC节省了芯片的面积,且在细量化器精度允许的情况下,能够在一定程度上纠正粗量化器的精度导致在折叠点处的误差,具有较好的容错性。
-
公开(公告)号:CN1983808A
公开(公告)日:2007-06-20
申请号:CN200510102275.7
申请日:2005-12-12
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种通带带宽可调的低通滤波器,其特征在于:该滤波器由固定带宽低通滤波器,译码电路和附加电容组成;译码电路由输入信号译码产生控制信号,控制信号连接发送到附加电容的控制端口,控制附加电容是否并联在固定带宽低通滤波器的电容上,附加电容并联与否及其并联电容组的数量多少使该滤波器的电容值发生变化,从而改变滤波器的系统函数参数,实现调节低通滤波器的带宽,解决固定通带低通滤波器频率在实际应用中的不足。
-
公开(公告)号:CN1983124A
公开(公告)日:2007-06-20
申请号:CN200510102283.1
申请日:2005-12-12
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F3/00
摘要: 一种USB接口驱动芯片,它能将数字系统产生的方波信号转换为USB1.1标准信号,该芯片包括电源端口、输入信号端口、差分信号输出端口,两个相同的功能模块,每个功能模块又包括控制信号发生电路和USB数据发生电路。其特点在于,电路的核心部分由模拟方法实现,因此电路简单、器件使用数量少,输出信号的各项参数完全符合USB1.1标准,驱动能力强,实验表明本发明能驱动长达至少7米的USB数据线。
-
公开(公告)号:CN101309079B
公开(公告)日:2011-10-05
申请号:CN200710074441.6
申请日:2007-05-14
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种用于锁相环电路的电荷泵结构,用以将鉴频鉴相器产生的相差信号转换为电压信号以控制压控振荡器的输出信号频率,其特征在于:该电荷泵结构包括两个相同的单端变差分信号缓冲单元,将Up和Down信号产生两对互补的差分信号;和由两个相同的电荷泵电路串连而成的一个电荷泵及环路滤波器单元,用以将互补差分信号转换为电压信号;本发明所述的电荷泵结构消除了寄生电容的影响,减少生产过程中晶体管失配的程度,保持晶体管的相对配备性。
-
公开(公告)号:CN1983808B
公开(公告)日:2010-05-05
申请号:CN200510102275.7
申请日:2005-12-12
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种通带带宽可调的低通滤波器,其特征在于:该滤波器由固定带宽低通滤波器,译码电路和附加电容组成;译码电路由输入信号译码产生控制信号,控制信号连接发送到附加电容的控制端口,控制附加电容是否并联在固定带宽低通滤波器的电容上,附加电容并联与否及其并联电容组的数量多少使该滤波器的电容值发生变化,从而改变滤波器的系统函数参数,实现调节低通滤波器的带宽,解决固定通带低通滤波器频率在实际应用中的不足。
-
公开(公告)号:CN101309079A
公开(公告)日:2008-11-19
申请号:CN200710074441.6
申请日:2007-05-14
申请人: 深圳艾科创新微电子有限公司
IPC分类号: H03L7/08
摘要: 本发明公开了一种用于锁相环电路的电荷泵结构,用以将鉴频鉴相器产生的相差信号转换为电压信号以控制压控振荡器的输出信号频率,其特征在于:该电荷泵结构包括两个相同的单端变差分信号缓冲单元,将Up和Down信号产生两对互补的差分信号;和由两个相同的电荷泵电路串连而成的一个电荷泵及环路滤波器单元,用以将互补差分信号转换为电压信号;本发明所述的电荷泵结构消除了寄生电容的影响,减少生产过程中晶体管失配的程度,保持晶体管的相对配备性。
-
公开(公告)号:CN100476696C
公开(公告)日:2009-04-08
申请号:CN200510102283.1
申请日:2005-12-12
申请人: 深圳艾科创新微电子有限公司
IPC分类号: G06F3/00
摘要: 一种USB接口驱动芯片,它能将数字系统产生的方波信号转换为USB1.1标准信号,该芯片包括电源端口、输入信号端口、差分信号输出端口,两个相同的功能模块,每个功能模块又包括控制信号发生电路和USB数据发生电路。其特点在于,电路的核心部分由模拟方法实现,因此电路简单、器件使用数量少,输出信号的各项参数完全符合USB1.1标准,驱动能力强,实验表明本发明能驱动长达至少7米的USB数据线。
-
公开(公告)号:CN101499802B
公开(公告)日:2014-04-23
申请号:CN200810065349.8
申请日:2008-02-03
申请人: 深圳艾科创新微电子有限公司
摘要: 本发明公开了一种改进型折叠结构ADC,包括粗量化器、细量化器,还包括细量化区间选择器和纠错模块;其中,输入模拟信号分别输入至粗量化器和细量化器,经粗量化器得到的N1位输出MSB[N1-1:0]连接至纠错模块的一输入端,同时经细量化区间选择器得到区间值输入到细量化器中,所述细量化器的N2+2位输出LSB[N2+1:0]作为纠错模块的另一输入端,纠错模块的输出为该ADC的数字输出信号。本发明所述改进型折叠结构ADC节省了芯片的面积,且在细量化器精度允许的情况下,能够在一定程度上纠正粗量化器的精度导致在折叠点处的误差,具有较好的容错性。
-
公开(公告)号:CN201122938Y
公开(公告)日:2008-09-24
申请号:CN200720170573.4
申请日:2007-11-05
申请人: 深圳艾科创新微电子有限公司
摘要: 本实用新型公告了一种音频增量总和DAC中插零数字滤波器的结构,包括:寄存器组(310)、存储单元(305)和乘加单元(315),其特征在于,还包括滤波系数及数据地址产生单元(300),所述滤波系数及数据地址产生单元(300)产生的滤波系数地址和滤波数据地址分别同时被输入到存储单元(305)和寄存器组(310)中,并根据所输入的地址数据分别从所述据寄存器组(310)和存储单元(305)中读出相应的数据,并输入到乘加单元(315)进行滤波运算。有益效果在于可以在使用单一乘加器的滤波器结构中得到应用,以较低的速率实现高阶的滤波工作,从而提高了效率,减少了高频信号可能对模拟电路带来的影响并降低功耗。
-
公开(公告)号:CN201118263Y
公开(公告)日:2008-09-17
申请号:CN200720170575.3
申请日:2007-11-05
申请人: 深圳艾科创新微电子有限公司
摘要: 本实用新型提出了一种用于双电源系统的检测电路,所述检测电路主要包括稳压器(201)、复位模块(202)、基准电压源(203)、比较器(204),其中,稳压器(201)为复位模块(202)、基准电压源(203)、比较器(204)及双电源系统提供电源,复位模块(202)产生系统的复位信号,基准电压源(203)产生比较器(204)所需的基准电压,所述比较器(204)中采样电压和所述基准电压值进行比较,经比较器(204)输出双电源系统的控制信号。本实用新型所述检测电路能够准确的检测主电源断电情况,且很好的抑制电源电压的宽尖峰脉冲影响,防止由于电源尖峰脉冲造成的误操作,且电路结构简单,成本低,易于推广应用。
-
-
-
-
-
-
-
-
-