-
公开(公告)号:CN117478134A
公开(公告)日:2024-01-30
申请号:CN202311790918.6
申请日:2023-12-25
Applicant: 深圳大学
Abstract: 一种可变延时时钟电路及单比特ADC芯片、电子设备,属于电子电路技术领域,包括时钟分配电路、n个检测电路、n个计数器、n个比较电路、n个逻辑电路;第i个检测电路在第i个时钟信号和第i+1个时钟信号具有不同的电压极性时,输出触发信号;第i个计数器对第i个检测电路输出的触发信号进行计数;第i个比较电路在任意一个计数器的计数值达到预设值时,对第i个计数器的计数值和第i+1个计数器的计数值进行比较,并根据比较结果输出第i个比较信号;第i个逻辑电路根据第i个比较信号更新第i个控制字;时钟分配电路根据更新后的控制字输出n个时钟信号;提高了各个相邻的时钟信号的相位差的均匀性。
-
公开(公告)号:CN117478134B
公开(公告)日:2024-05-31
申请号:CN202311790918.6
申请日:2023-12-25
Applicant: 深圳大学
Abstract: 一种可变延时时钟电路及单比特ADC芯片、电子设备,属于电子电路技术领域,包括时钟分配电路、n个检测电路、n个计数器、n个比较电路、n个逻辑电路;第i个检测电路在第i个时钟信号和第i+1个时钟信号具有不同的电压极性时,输出触发信号;第i个计数器对第i个检测电路输出的触发信号进行计数;第i个比较电路在任意一个计数器的计数值达到预设值时,对第i个计数器的计数值和第i+1个计数器的计数值进行比较,并根据比较结果输出第i个比较信号;第i个逻辑电路根据第i个比较信号更新第i个控制字;时钟分配电路根据更新后的控制字输出n个时钟信号;提高了各个相邻的时钟信号的相位差的均匀性。
-