一种DDR布线的等长设计方法及相关组件

    公开(公告)号:CN112507650A

    公开(公告)日:2021-03-16

    申请号:CN202011302374.0

    申请日:2020-11-19

    Abstract: 本发明公开了一种DDR布线的等长设计方法及相关组件,包括确定同一等长组内各信号线的DDR内部封装长度之间的最大长度差值;确定长度等于最大长度差值的信号线上的信号在不同材质的PCB板上的传输时长;将等长允许时延与传输时长之间的时间差进行做差处理,以基于得到的差值设计信号线的长度。可见,本申请会评估不同材质的PCB板引入的传输误差,并在等长允许时延中去掉该传输误差消耗的裕量,后续在依据该种方式得到的等长允许时延进行信号线的长度设置时,使得信号线不仅能够满足不同材质的PCB板的等长设置需求,提高信号传输质量,且不同材质的PCB板可以共用DDR设计,不会过度增加信号线的设计难度。

    PCIE信号PIN相邻层挖空设计方法、系统、装置及存储介质

    公开(公告)号:CN112115673A

    公开(公告)日:2020-12-22

    申请号:CN202011034029.3

    申请日:2020-09-27

    Inventor: 马龙

    Abstract: 本申请公开了一种PCIE信号PIN相邻层挖空设计方法、系统、装置及计算机可读存储介质,包括:获取PCB板的设计参数中高速PCIE信号线的PIN脚设计信息;利用PIN脚设计信息,得到与每对差分线PIN脚对应的挖空层中挖空区域的挖空信息;其中,挖空信息包括挖空区域的数量、尺寸和位置信息。本申请能够依据PCB板的设计参数从中提取出高速PCIE信号线的PIN脚设计信息,并根据PIN脚设计信息自动规划出挖空层和挖空区域,实现自动挖空设计,避免了人为因素导致的错误,并且提高了设计速度,提高了工作效率。

    一种请求处理方法、装置、设备及存储介质

    公开(公告)号:CN111901380B

    公开(公告)日:2023-04-28

    申请号:CN202010605041.9

    申请日:2020-06-29

    Inventor: 马龙 李雪生

    Abstract: 本发明公开了一种请求处理方法、装置、设备及存储介质,该方法包括:接收客户端发送的建连请求,响应该建连请求建立与客户端的连接;生成与客户端对应的多个lib实例;lib实例用于对客户端发送的数据访问请求进行处理以实现对应的数据访问;如果接收到客户端发送的多个数据访问请求,则将该多个数据访问请求均衡负载到不同的lib实例中进行处理。可见,本申请在接收到客户端发送的建连请求并建立与客户端的连接后,生成对应的多个lib实例,在接收到客户端发送的多个数据访问请求后,利用这多个lib实例以负载均衡的方式实现对这多个数据访问请求的处理,降低lib实例的压力,提高整体处理速度,最终提升客户端的业务访问速度。

    一种检测差分过孔反焊盘挖空尺寸的方法、装置及系统

    公开(公告)号:CN112747663B

    公开(公告)日:2023-06-02

    申请号:CN202011445749.9

    申请日:2020-12-11

    Inventor: 马龙

    Abstract: 本发明公开了一种检测差分过孔反焊盘挖空尺寸的方法,具体地,在确定PCB板上的差分过孔的预设阻抗后,便可以基于该预设阻抗确定该差分过孔的反焊盘的预设尺寸,后续在获取到差分过孔的反焊盘的实际尺寸之后,将反焊盘的实际尺寸与预设尺寸进行比较,从而得到比较结果。可见,本申请能够实现对PCB板上的差分过孔的反焊盘的挖空尺寸进行自动检测,检测精度且检测效率高。本发明还公开了一种检测差分过孔反焊盘挖空尺寸的装置及系统,具有与上述方法相同的有益效果。

    一种DDR布线的等长设计方法及相关组件

    公开(公告)号:CN112507650B

    公开(公告)日:2023-02-28

    申请号:CN202011302374.0

    申请日:2020-11-19

    Abstract: 本发明公开了一种DDR布线的等长设计方法及相关组件,包括确定同一等长组内各信号线的DDR内部封装长度之间的最大长度差值;确定长度等于最大长度差值的信号线上的信号在不同材质的PCB板上的传输时长;将等长允许时延与传输时长之间的时间差进行做差处理,以基于得到的差值设计信号线的长度。可见,本申请会评估不同材质的PCB板引入的传输误差,并在等长允许时延中去掉该传输误差消耗的裕量,后续在依据该种方式得到的等长允许时延进行信号线的长度设置时,使得信号线不仅能够满足不同材质的PCB板的等长设置需求,提高信号传输质量,且不同材质的PCB板可以共用DDR设计,不会过度增加信号线的设计难度。

    一种检测差分过孔反焊盘挖空尺寸的方法、装置及系统

    公开(公告)号:CN112747663A

    公开(公告)日:2021-05-04

    申请号:CN202011445749.9

    申请日:2020-12-11

    Inventor: 马龙

    Abstract: 本发明公开了一种检测差分过孔反焊盘挖空尺寸的方法,具体地,在确定PCB板上的差分过孔的预设阻抗后,便可以基于该预设阻抗确定该差分过孔的反焊盘的预设尺寸,后续在获取到差分过孔的反焊盘的实际尺寸之后,将反焊盘的实际尺寸与预设尺寸进行比较,从而得到比较结果。可见,本申请能够实现对PCB板上的差分过孔的反焊盘的挖空尺寸进行自动检测,检测精度且检测效率高。本发明还公开了一种检测差分过孔反焊盘挖空尺寸的装置及系统,具有与上述方法相同的有益效果。

    一种请求处理方法、装置、设备及存储介质

    公开(公告)号:CN111901380A

    公开(公告)日:2020-11-06

    申请号:CN202010605041.9

    申请日:2020-06-29

    Inventor: 马龙 李雪生

    Abstract: 本发明公开了一种请求处理方法、装置、设备及存储介质,该方法包括:接收客户端发送的建连请求,响应该建连请求建立与客户端的连接;生成与客户端对应的多个lib实例;lib实例用于对客户端发送的数据访问请求进行处理以实现对应的数据访问;如果接收到客户端发送的多个数据访问请求,则将该多个数据访问请求均衡负载到不同的lib实例中进行处理。可见,本申请在接收到客户端发送的建连请求并建立与客户端的连接后,生成对应的多个lib实例,在接收到客户端发送的多个数据访问请求后,利用这多个lib实例以负载均衡的方式实现对这多个数据访问请求的处理,降低lib实例的压力,提高整体处理速度,最终提升客户端的业务访问速度。

Patent Agency Ranking