电流延时电路
    1.
    发明授权

    公开(公告)号:CN102130589B

    公开(公告)日:2013-06-19

    申请号:CN201110020485.7

    申请日:2011-01-18

    Applicant: 浙江大学

    Abstract: 本发明公开了一种电流延时电路,它使用基本的RC电路延时,其中电阻R采用PMOS晶体管实现,并通过一个电压跟随电路,控制PMOS晶体管的源栅电压,稳定PMOS晶体管的电阻大小,降低电阻值与源极电压的关系,从而稳定延迟时间,本发明受输入电流大小和电源电压变化的影响较低。

    电流延时电路
    2.
    发明公开

    公开(公告)号:CN102130589A

    公开(公告)日:2011-07-20

    申请号:CN201110020485.7

    申请日:2011-01-18

    Applicant: 浙江大学

    Abstract: 本发明公开了一种电流延时电路,它使用基本的RC电路延时,其中电阻R采用PMOS晶体管实现,并通过一个电压跟随电路,控制PMOS晶体管的源栅电压,稳定PMOS晶体管的电阻大小,降低电阻值与源极电压的关系,从而稳定延迟时间,本发明受输入电流大小和电源电压变化的影响较低。

    一种准循环低密度奇偶校验码并行编码电路

    公开(公告)号:CN102130694A

    公开(公告)日:2011-07-20

    申请号:CN201110047480.3

    申请日:2011-02-28

    Applicant: 浙江大学

    Abstract: 本发明公开了一种准循环低密度奇偶校验码并行编码电路。它包括一个或多个编码电路单元,编码电路单元包括第一寄存器组1、与门阵列2、异或门组3和第二寄存器组4;所述第一寄存器组和第二寄存器组根据循环置换矩阵的维数L均由L个寄存器构成;所述异或门组根据循环置换矩阵的维数L由L个异或门构成;所述第一寄存器组的输出端和与门阵列的输入端连接,与门阵列的输出端与异或门组的输入端连接,异或门组的输出端与第二寄存器组的输入端连接,第二寄存器组的输出端与异或门组的输入端连接。本发明实现了准循环低密度奇偶校验码的并行编码,编码复杂度低,速度快,循环置换矩阵的秩和维数不受限制,并行因子不受限制,灵活度高,且兼具面积小的优点。

    一种生成轮密钥的分组密码算法的低功耗装置及方法

    公开(公告)号:CN102063179A

    公开(公告)日:2011-05-18

    申请号:CN201110006803.4

    申请日:2011-01-13

    Applicant: 浙江大学

    Abstract: 本发明公开了一种生成轮密钥的分组密码算法的低功耗装置及方法。装置包括轮密钥生成模块、轮密钥存储模块、数据运算模块、密钥比较模块。该装置根据需要生成轮密钥的密钥算法的特点,一方面基于各个子模块并不是在所有时刻都处于工作状态这一事实,对各个子模块进行分时的开启和关闭,另一方面根据前后加解密数据所使用的密钥是否相同有选择性的对上一次产生的轮密钥进行重用,节省了产生轮密钥的时间,在降低功耗的同时也在一定程度上提升了系统的性能。通过顶层控制信号的控制可以使得装置在普通模式和加速模式之间进行切换,因而可以实现向下兼容。实验表明,本发明对SMS4算法使用此类技术功耗能够降低65%,同时性能最多有1倍的提升。

    一种低复杂度的LDPC码译码方法

    公开(公告)号:CN102045072A

    公开(公告)日:2011-05-04

    申请号:CN201110020495.0

    申请日:2011-01-18

    Applicant: 浙江大学

    Abstract: 本发明公开了一种低复杂度的LDPC码译码方法,该方法以APP-Based译码方法为基础,通过加入修正因子,改善了译码性能,通过降低节点间所传递消息的置信度,在一定程度上弥补了近似带来的性能损失,使其能够在保持较低计算复杂度的同时,有效的减小误码率和译码迭代次数。

Patent Agency Ranking