-
公开(公告)号:CN117155488A
公开(公告)日:2023-12-01
申请号:CN202311125044.2
申请日:2023-09-01
申请人: 浙江大学
摘要: 本申请提供一种基于口面场的相控阵自动校准方法、介质及电子设备。所述校准方法包括:获取配置信息,所述配置信息包括所述相控阵中频点的目标幅度、目标相位和所述相控阵子阵的通道坐标,所述子阵的各通道包括若干所述频点;获取所述频点的第一待校准幅度和第一待校准相位,所述第一待校准幅度和所述第一待校准相位与所述子阵通道坐标相关;基于预设的衰减步进、所述第一待校准幅度、所述目标幅度、预设的移相步进、所述第一待校准相位和所述目标相位获取所述频点的移相码和衰减码。所述校准方法能够实现对所述相控阵中频点的幅度和相位进行自动校准,从而提高频点的幅度和相位的校准效率,提高在相控阵的校准场景中的应用性。
-
公开(公告)号:CN116885457A
公开(公告)日:2023-10-13
申请号:CN202310786581.5
申请日:2023-06-29
申请人: 浙江大学
摘要: 本发明提供一种相控阵天线、天线封装结构及其制作方法,所述天线封装结构包括上层PCB板、金属盖板、下层PCB板及BGA球栅阵列,上层PCB板包括多个天线辐射单元、同轴馈电柱、射频连接链路、金属屏蔽腔、MMIC芯片及第一焊盘;金属盖板覆盖金属屏蔽腔开口,以实现MMIC芯片的金属屏蔽;下层PCB板中的第二焊盘分别与功分网络结构及波控数据分发网络电连接;BGA球栅阵列中的多个焊球分别与第一焊盘及第二焊盘电连接,以实现上层PCB板与下层PCB板相级联。本发明通过上层PCB板与下层PCB板分体设计减少了天线封装结构的各结构间进行加工时的层叠数量及压合次数,在保证所述天线封装结构的良率的同时降低了生产成本。
-
公开(公告)号:CN118734539A
公开(公告)日:2024-10-01
申请号:CN202410715421.6
申请日:2024-06-04
申请人: 浙江大学
IPC分类号: G06F30/20 , H01Q21/00 , H01Q21/30 , G06F111/08
摘要: 本发明提供一种双频段双稀疏低副瓣天线阵列综合方法及装置、存储介质与终端,其中方法包括在预设口径空间内对低频阵列进行均匀排布,并使用预设稀疏方法对低频阵列进行稀疏以获取稀疏后低频阵列;在预设口径空间中除稀疏后低频阵列占用空间之外的剩余空间内对高频阵列进行非均匀排布以获取初始高频阵列方向图,并寻找出初始高频阵列方向图对应的副瓣区域;基于初始高频阵列方向图利用交替投影稀疏阵列算法进行多次高频阵列排布迭代以获取最终迭代结果,选取最终迭代结果中高频阵列排布作为目标高频阵列排布。使用本发明获取的天线阵列同时实现了在低频和高频两个不同频段上的优化运作,还可有效降低系统复杂性和降低成本。
-
公开(公告)号:CN117648823A
公开(公告)日:2024-03-05
申请号:CN202311697955.2
申请日:2023-12-11
申请人: 浙江大学
摘要: 本发明提供一种唯相位低副瓣综合方法、装置、计算介质和电子设备,适用于平面天线阵列大角度扫描,所述方法至少包括如下步骤:步骤S1,根据平面天线阵列和期望扫描角度初始化激励相位,并寻找初始化激励相位对应的副瓣区域;步骤S2,构建相位微扰的迭代模型,并得到迭代次数对应的激励相位及其对应方向图的副瓣区域;步骤S3,重复步骤S2直至满足设定要求时得到优化后的激励相位,根据优化后的激励相位计算出方向图。本申请能够最大化阵面的输入功率,增大等效全向辐射功率,高效率地实现了副瓣抑制的波束扫描功能。
-
公开(公告)号:CN117471275A
公开(公告)日:2024-01-30
申请号:CN202311424321.X
申请日:2023-10-30
申请人: 浙江大学
IPC分类号: G01R31/28
摘要: 本发明提供一种针对射频和中频集成微系统定制化的自动测试系统,根据定制的测试项,建立相关仪器和辅助设备的通讯,通过中控机对测试目标测试项所需的电源、微系统测试板、信号源模块、开关矩阵模块以及频谱模块中的一种或多种执行对应的控制操作,并对接收到的各目标测试项的输出信号或频谱数据进行分析处理,以获得测试报告。本发明的定制化自动测试系统包含射频和中频通道的指标测试,测试覆盖性强,且测试效率高;且系统在定制化的基础上也存在较高的可移植性,底层驱动代码通用,可方便移植至其他项目的测试平台。
-
-
-
-