-
公开(公告)号:CN115033516A
公开(公告)日:2022-09-09
申请号:CN202210597342.0
申请日:2022-05-30
Applicant: 浙江大学
Abstract: 本发明属于微控制器及其外设通信接口领域,公开了一种基于多个单线SPI接口实现多线SPI接口传输的方法,包括步骤1:软件配置协议模式为N个通用标准单线SPI协议接口,配置N个通用标准单线SPI接口主装置,N个SPI从设备,N个通用标准单线SPI接口主装置分别接在N个SPI从设备上;步骤2:对不同SPI接口配置寄存器的广播写操作;步骤3:通过配置广播模式的开启或关闭实现多线或单线SPI接口传输。本发明通过复用原有的多个单线SPI接口实现了多线SPI传输,进一步提高了传输效率。
-
公开(公告)号:CN115033516B
公开(公告)日:2024-04-02
申请号:CN202210597342.0
申请日:2022-05-30
Applicant: 浙江大学
Abstract: 本发明属于微控制器及其外设通信接口领域,公开了一种基于多个单线SPI接口实现多线SPI接口传输的方法,包括步骤1:软件配置协议模式为N个通用标准单线SPI协议接口,配置N个通用标准单线SPI接口主装置,N个SPI从设备,N个通用标准单线SPI接口主装置分别接在N个SPI从设备上;步骤2:对不同SPI接口配置寄存器的广播写操作;步骤3:通过配置广播模式的开启或关闭实现多线或单线SPI接口传输。本发明通过复用原有的多个单线SPI接口实现了多线SPI传输,进一步提高了传输效率。
-
公开(公告)号:CN116595297A
公开(公告)日:2023-08-15
申请号:CN202310435882.3
申请日:2023-04-12
Applicant: 浙江大学
IPC: G06F17/14
Abstract: 本发明属于FFT硬件设计与应用领域,公开了一种支持输出剪枝的可重构混合基FFT设计方法,包括如下步骤:步骤1:混合基算法推导;混合基算法包括一种输入乱序、输出顺序的基5‑基2混合基FFT算法;步骤2:输出点数剪枝算法;每一次完整采样FFT运算的最后级数中均采用并行的输出点数剪枝算法,匹配不同输出点数的要求;步骤3:并行无冲突存储方法;采用一种同时支持单路基5、2路并行基2运算的运算数据和旋转因子无冲突存储方法,并采用相应的无冲突访问规则,完成每一次运算的数据读取和存储操作。本发明在保证低资源开销的同时,极大幅度降低了冗余运算量,提升了运算性能,缩短FFT计算时间,拥有高硬件利用率。
-
公开(公告)号:CN115033517B
公开(公告)日:2023-12-19
申请号:CN202210597407.1
申请日:2022-05-30
Applicant: 浙江大学
Abstract: 本发明属于微控制器及其外设通信接口领域,公开了一种基于多个单线SPI接口实现多线SPI接口传输的装置,N个通用标准单线SPI接口主装置分别接在N个SPI从设备上,主机CPU通过AHB总线访问单个SPI模块,通用标准单线SPI0接口主装置连接1个SPI从设备SPI0,通用标准单线SPI0接口同时连接N‑1个选择器MUX,其余通用标准单线SPI接口主装置分别连接N‑1个选择器MUX,其余通用标准单线SPI接口主装置的配置寄存器BRDCST连接每个选择器MUX,每个选择器MUX分别连接其余SPI从设备;本发明通过复用原有的多个单线SPI接口实现了多线SPI传输,进一步提高了传输效率。
-
公开(公告)号:CN117194861A
公开(公告)日:2023-12-08
申请号:CN202310921249.5
申请日:2023-07-26
Applicant: 浙江大学
IPC: G06F17/14
Abstract: 本发明属于FFT硬件设计与应用技术领域,公开了一种支持输出剪枝的可重构混合基FFT装置,包括一个支持任意5*2^k输入点数、任意2^k输出点数计算模式的FFT处理器,所述FFT处理器至少包括一个支持基‑5与基‑2运算的可重构运算单元,一个支持任意5*2^k输入点数、任意2^k输出点数计算模式的控制单元,一个同时支持5点、4点并行读写的访存管理单元,一个与同时支持5点、4点并行读写的访存管理单元对应的地址生成单元。本发明针对基‑5基‑2混合基算法和部分输出剪枝进行可重构硬件设计,支持6种可重构运算模块,数据读写无延时迟高带宽,在保证运算性能的同时大幅降低了资源开销,提高了硬件利用率。
-
公开(公告)号:CN115033517A
公开(公告)日:2022-09-09
申请号:CN202210597407.1
申请日:2022-05-30
Applicant: 浙江大学
Abstract: 本发明属于微控制器及其外设通信接口领域,公开了一种基于多个单线SPI接口实现多线SPI接口传输的装置,N个通用标准单线SPI接口主装置分别接在N个SPI从设备上,主机CPU通过AHB总线访问单个SPI模块,通用标准单线SPI0接口主装置连接1个SPI从设备SPI0,通用标准单线SPI0接口同时连接N‑1个选择器MUX,其余通用标准单线SPI接口主装置分别连接N‑1个选择器MUX,其余通用标准单线SPI接口主装置的配置寄存器BRDCST连接每个选择器MUX,每个选择器MUX分别连接其余SPI从设备;本发明通过复用原有的多个单线SPI接口实现了多线SPI传输,进一步提高了传输效率。
-
-
-
-
-