-
公开(公告)号:CN110737234B
公开(公告)日:2021-04-13
申请号:CN201910999803.5
申请日:2019-10-21
Applicant: 江苏云涌电子科技股份有限公司
IPC: G05B19/05
Abstract: 本发明公开了一种内网安全监测装置,包括主控板,所述主控板采用可编程逻辑器来实现时序逻辑、各集成电路复位和寄存器搭建功能。本发明主控板采用可编程逻辑器来实现时序逻辑、各集成电路复位和寄存器搭建功能,不仅提高了主控板各电路的稳定性,而且提高了功能实现的灵活性。
-
公开(公告)号:CN111143140B
公开(公告)日:2020-12-11
申请号:CN201911249068.2
申请日:2019-12-09
Applicant: 江苏云涌电子科技股份有限公司
IPC: G06F11/22 , G06F11/263 , G06F13/42
Abstract: 本发明公开了一种数据维护口检测系统,包括维护口、串口通信模块、信号探测模块和控制模块;所述信号探测模块与所述维护口电性连接,用于检测所述维护口中数据线插拔信号,并根据检测结果决定是否使能所述串口通信模块,而且将所述插拔信号发送给控制模块,所述控制模块再记录所述插拔信号;所述串口通信模块与所述维护口电性连接,用于数据交互。本发明通过信号探测模块检测维护口的插拔信号,并根据探测信号决定串口通信模块是否工作,这样不仅可以记录维护口的插拔信息,而且还有效降低了系统功耗。
-
公开(公告)号:CN111555949A
公开(公告)日:2020-08-18
申请号:CN201911046424.0
申请日:2019-10-30
Applicant: 江苏云涌电子科技股份有限公司
Abstract: 本发明提供了一种VPN应用开发平台,包括FPGA、USB模块、JTAG接口、Flash、RTC时钟模块、SD接口、密码算法芯片、千兆以太网通信电路、DDR和eMMC;所述千兆以太网通信电路与所述FPGA连接,用于连接外部设备进行数据通信;所述密码算法芯片与所述FPGA连接,用于实现SM1对称算法、SM2非对称算法及SM3杂凑算法;所述Flash与所述FPGA连接,用作所述FPGA的配置电路;所述USB模块与所述FPGA连接,所述JTAG接口与所述FPGA连接,所述JTAG接口与所述Flash连接,PC机向所述USB模块发送烧写的数据文件,所述USB模块收到数据文件后,通过所述JTAG接口完成对所述Flash的擦除和编程烧写,从而实现所述FPGA程序的远程在线升级。通过FPGA实现SM1对称算法、SM2非对称算法、SM3杂凑算法,确保了数据的安全性。
-
公开(公告)号:CN110737234A
公开(公告)日:2020-01-31
申请号:CN201910999803.5
申请日:2019-10-21
Applicant: 江苏云涌电子科技股份有限公司
IPC: G05B19/05
Abstract: 本发明公开了一种内网安全监测装置,包括主控板,所述主控板采用可编程逻辑器来实现时序逻辑、各集成电路复位和寄存器搭建功能。本发明主控板采用可编程逻辑器来实现时序逻辑、各集成电路复位和寄存器搭建功能,不仅提高了主控板各电路的稳定性,而且提高了功能实现的灵活性。
-
公开(公告)号:CN109917723B
公开(公告)日:2024-02-02
申请号:CN201910289279.2
申请日:2019-04-11
Applicant: 江苏云涌电子科技股份有限公司
IPC: G05B19/042
Abstract: 本发明公开了一种基于CPLD技术可控制多路电源通断的电路,包括可编程器CPLD单元、多路PCIE信号接口模块、以及与每路所述PCIE信号接口模块相对应连接的电源管理器模块;所述PCIE信号接口模块与所述可编程器CPLD单元电性连接,所述PCIE信号接口模块用于接入子板,具有监测是否有接入子板的功能,并将监测结果信号反馈给所述可编程器CPLD单元;所述可编程器CPLD单元与所述电源管理器模块电性连接,当所述可编程器CPLD单元收到所述PCIE信号接口模块反馈的信号后,如果信号表示是已接入了子板,则所述可编程器CPLD单元向所述电源管理器模块发送使能信号,所述电源管理器模块被使能后,给所述PCIE信号接口模块供电,从而自动实现控制电源的通断,有效降低了电耗,同时提高了电路的生命周期。
-
公开(公告)号:CN111107068B
公开(公告)日:2021-03-09
申请号:CN201911249261.6
申请日:2019-12-09
Applicant: 江苏云涌电子科技股份有限公司
IPC: H04L29/06
Abstract: 本发明公开了一种FPGA高效规则匹配方法,用固定群延迟以线速过滤报文,给哈希冲突的关键字串加上一个数值,再进行一次哈希运算来解决哈希冲突问题,第一次哈希运算结果读出的数据当做数值C或0,与关键字串相加后再进行一次哈希运算,第二次哈希运算结果读出的数据就是匹配规则的索引地址,经过与匹配项对比,根据匹配结果丢弃报文缓存队列里不满足要求的报文,输出满足要求的报文,从而实现对报文的精确过滤输出。
-
公开(公告)号:CN110569677B
公开(公告)日:2020-10-09
申请号:CN201910822488.9
申请日:2019-09-02
Applicant: 江苏云涌电子科技股份有限公司
Abstract: 本发明公开了一种多块加密卡的识别方法,可以在设备启动时或运行过程中对加密卡进行准确判定识别,通过加密卡的FPGA上的一个上下拉的判定信号进行识别区分。本发明实现了在设备启动时和运行过程中可准确识别区分加密卡,避免了误操作加密卡的问题。同时,在设备启动时通过短接跳线帽的技术方式,使得判定信号变为低电平,从而实现对加密卡识别区分;在设备运行过程中,在内部第二寄存器内对每张所述加密卡写入不同的值,从而实现对加密卡识别区分,使得本发明的技术灵活性强。
-
公开(公告)号:CN111107068A
公开(公告)日:2020-05-05
申请号:CN201911249261.6
申请日:2019-12-09
Applicant: 江苏云涌电子科技股份有限公司
IPC: H04L29/06
Abstract: 本发明公开了一种FPGA高效规则匹配方法,用固定群延迟以线速过滤报文,给哈希冲突的关键字串加上一个数值,再进行一次哈希运算来解决哈希冲突问题,第一次哈希运算结果读出的数据当做数值C或0,与关键字串相加后再进行一次哈希运算,第二次哈希运算结果读出的数据就是匹配规则的索引地址,经过与匹配项对比,根据匹配结果丢弃报文缓存队列里不满足要求的报文,输出满足要求的报文,从而实现对报文的精确过滤输出。
-
公开(公告)号:CN110765438A
公开(公告)日:2020-02-07
申请号:CN201911017354.6
申请日:2019-10-24
Applicant: 江苏云涌电子科技股份有限公司
Abstract: 本发明公开了一种高性能密码卡,包括硬件平台和软件系统;所述硬件平台包括ZYNQ主处理器、存储单元、密码钥匙单元、PCIE接口、两片数字物理噪声源、第一密码算法芯片、第二密码算法芯片和第三密码算法芯片,所述软件系统包括Linux系统和主控程序,所述Linux系统运行于所述ARM处理器的一个核内,所述主控程序运行于所述ARM处理器的另外一个核内。本发明采用带自毁输入的密码算法芯片存储保护密钥分量,有效提高抗攻击能力,同时,集密钥生成、密钥管理、数据加解密、数字签名、身份认证、密钥协商,文件管理等功能于一体,产品功能丰富,极大地满足了用户需求。
-
公开(公告)号:CN109917723A
公开(公告)日:2019-06-21
申请号:CN201910289279.2
申请日:2019-04-11
Applicant: 江苏云涌电子科技股份有限公司
IPC: G05B19/042
Abstract: 本发明公开了一种基于CPLD技术可控制多路电源通断的电路,包括可编程器CPLD单元、多路PCIE信号接口模块、以及与每路所述PCIE信号接口模块相对应连接的电源管理器模块;所述PCIE信号接口模块与所述可编程器CPLD单元电性连接,所述PCIE信号接口模块用于接入子板,具有监测是否有接入子板的功能,并将监测结果信号反馈给所述可编程器CPLD单元;所述可编程器CPLD单元与所述电源管理器模块电性连接,当所述可编程器CPLD单元收到所述PCIE信号接口模块反馈的信号后,如果信号表示是已接入了子板,则所述可编程器CPLD单元向所述电源管理器模块发送使能信号,所述电源管理器模块被使能后,给所述PCIE信号接口模块供电,从而自动实现控制电源的通断,有效降低了电耗,同时提高了电路的生命周期。
-
-
-
-
-
-
-
-
-