-
公开(公告)号:CN108432131B
公开(公告)日:2021-06-04
申请号:CN201680076597.5
申请日:2016-11-17
Applicant: 株式会社村田制作所
Inventor: 永浜亮
Abstract: 一种具有第一滤波器(10)以及第二滤波器(20)的多工器(1),其中,具有:合成布线(60),构成对第一滤波器(10)以及第二滤波器(20)的输入或者输出进行公共连接的合成点(N);天线端子(Pant),用于将多工器(1)与天线(2)进行连接;天线用布线(30),一端与天线端子(Pant)连接,另一端与合成布线(60)连接;匹配端子(Pmtc),用于连接谋求天线(2)与多工器(1)的匹配的匹配电感器(3);以及匹配用布线(40),一端与匹配端子(Pmtc)连接,另一端与合成布线(60)连接。
-
公开(公告)号:CN108432131A
公开(公告)日:2018-08-21
申请号:CN201680076597.5
申请日:2016-11-17
Applicant: 株式会社村田制作所
Inventor: 永浜亮
Abstract: 一种具有第一滤波器(10)以及第二滤波器(20)的多工器(1),其中,具有:合成布线(60),构成对第一滤波器(10)以及第二滤波器(20)的输入或者输出进行公共连接的合成点(N);天线端子(Pant),用于将多工器(1)与天线(2)进行连接;天线用布线(30),一端与天线端子(Pant)连接,另一端与合成布线(60)连接;匹配端子(Pmtc),用于连接谋求天线(2)与多工器(1)的匹配的匹配电感器(3);以及匹配用布线(40),一端与匹配端子(Pmtc)连接,另一端与合成布线(60)连接。
-
公开(公告)号:CN1444335A
公开(公告)日:2003-09-24
申请号:CN03120269.1
申请日:2003-03-07
Applicant: 株式会社村田制作所
CPC classification number: H01P9/003 , H03F1/3229
Abstract: 本发明提供一种带域内群延迟平坦电路及包括该电路的失真补偿型放大器,它们做成不会在通带两侧边缘附近产生群延迟量的峰值,加宽群延迟量的平坦区域,另外,带域宽及群延迟时间容易调整,电路构成规模小,显示出平坦的群延迟特性。设置多级、谐振器2a、3a、2b、3b分别与混合耦合器1a、1b的两个分配输出通道#2、#4连接的凸形群延迟电路,通过使各凸形群延迟电路的中心频率各异,作为一个整体构成带域内群延迟平坦电路。
-
公开(公告)号:CN110089029B
公开(公告)日:2023-03-28
申请号:CN201780076576.8
申请日:2017-12-21
Applicant: 株式会社村田制作所
Inventor: 永浜亮
Abstract: 声表面波谐振器包括第1声表面波谐振器(21)、与第1声表面波谐振器(21)串联连接的第2声表面波谐振器(22)、和与第2声表面波谐振器(22)串联连接的第3声表面波谐振器(23)。第1至第3声表面波谐振器各自具有配置为彼此的电极指分别彼此相邻的一对梳齿电极(1)。第2声表面波谐振器(22)与第1以及第3声表面波谐振器(21、23)相比,所述电极指的宽度相对于电极指的间距的比例小。
-
公开(公告)号:CN110089029A
公开(公告)日:2019-08-02
申请号:CN201780076576.8
申请日:2017-12-21
Applicant: 株式会社村田制作所
Inventor: 永浜亮
Abstract: 声表面波谐振器包括第1声表面波谐振器(21)、与第1声表面波谐振器(21)串联连接的第2声表面波谐振器(22)、和与第2声表面波谐振器(22)串联连接的第3声表面波谐振器(23)。第1至第3声表面波谐振器各自具有配置为彼此的电极指分别彼此相邻的一对梳齿电极(1)。第2声表面波谐振器(22)与第1以及第3声表面波谐振器(21、23)相比,所述电极指的宽度相对于电极指的间距的比例小。
-
公开(公告)号:CN100440726C
公开(公告)日:2008-12-03
申请号:CN03120269.1
申请日:2003-03-07
Applicant: 株式会社村田制作所
CPC classification number: H01P9/003 , H03F1/3229
Abstract: 本发明提供一种带域内群延迟平坦电路及包括该电路的失真补偿型放大器,它们做成不会在通带两侧边缘附近产生群延迟量的峰值,加宽群延迟量的平坦区域,另外,带域宽及群延迟时间容易调整,电路构成规模小,显示出平坦的群延迟特性。设置多级、谐振器(2a、3a、2b、3b)分别与混合耦合器(1a、1b)的两个分配输出通道(#2、#4)连接的凸形群延迟电路,通过使各凸形群延迟电路的中心频率各异,作为一个整体构成带域内群延迟平坦电路。
-
-
-
-
-