-
公开(公告)号:CN111971884A
公开(公告)日:2020-11-20
申请号:CN201980025569.4
申请日:2019-03-11
Applicant: 株式会社日立制作所
IPC: H02M1/08 , H03K17/08 , H03K17/0812
Abstract: 本发明的目的涉及在使用了SiC的电压驱动型的半导体元件的栅极驱动电路中抑制栅极‑源极间电压的变动。为此,本发明的栅极驱动电路是通过将P型MOSFET和N型MOSFET串联连接并将N型MOSFET与负侧电源直接连接而构成的,是位于P型MOSFET与N型MOSFET的中间的输出级在使用了SiC的电压驱动型的半导体元件处于关断状态时成为负偏压的结构。根据本发明,因为用过渡阻抗小的MOSFET构成输出级,所以能够抑制使用了SiC的电压驱动型的半导体元件的驱动时的栅极‑源极间电压的变动,在使用了SiC的电压驱动型的半导体元件关断中使栅极成为负偏压,所以能够防止误导通。从而能够提供适合SiC元件的驱动的高可靠性的栅极驱动电路。
-
公开(公告)号:CN104008025A
公开(公告)日:2014-08-27
申请号:CN201410048404.8
申请日:2014-02-12
Applicant: 株式会社日立制作所
IPC: G06F11/10
CPC classification number: G05B23/0262 , G05B19/042
Abstract: 本发明提供一种控制装置,其由多个处理装置执行相同的处理,通过比对结果来探测误动作,停止数据的发送,该控制装置能检测出进行了比对的数据和所发送的数据不同。设置有校验码连接电路,该校验码连接电路将第1处理装置输出的处理结果和基于第2处理装置的处理结果所生成的校验码连接并输出。
-
公开(公告)号:CN117356005A
公开(公告)日:2024-01-05
申请号:CN202280035571.1
申请日:2022-06-30
Applicant: 株式会社日立制作所
Abstract: 对于使用了多栅极半导体元件的电力转换装置,为了抑制配线数量增加引起的装置大型化,在发生了异常时能够迅速地停止多栅极半导体元件的开关,提供一种由具有多个栅极控制端子的多栅极半导体元件构成的电力转换装置,其包括:通过使该多栅极半导体元件开关来控制供给至负载的电功率的电力转换部;驱动多栅极半导体元件的栅极驱动部;和生成施加至栅极驱动部的PWM指令的控制逻辑部,栅极驱动部,基于PWM指令生成施加至多个栅极控制端子的驱动信号,并且生成表示多栅极半导体元件的导通截止状态的反馈信号,控制逻辑部进行PWM指令与反馈信号的对照,基于该对照的结果生成与PWM指令不同的指令,并将其叠加在该PWM指令。
-
公开(公告)号:CN103675514B
公开(公告)日:2017-08-25
申请号:CN201310346963.2
申请日:2013-08-09
Applicant: 株式会社日立制作所
IPC: G01R31/00
CPC classification number: G06F11/263 , G06F11/2215
Abstract: 本发明的逻辑电路的目的在于,提供一种使高速处理器的导入进入到视线中,解决在高速动作时注入测试码模式的单元间的动作偏移的问题的手段。为此,对注入测试码模式的单元间的同步,不是通过使动作时钟相同,而是通过与来自功能模块的输出定时相一致来进行同步。通过该手段,以比动作时钟更低的周期即来自功能模块的输出定时使注入测试码模式的单元进行同步,由此能够缓和信号延迟的偏差(偏移)的影响。
-
公开(公告)号:CN111052577B
公开(公告)日:2023-07-25
申请号:CN201880054985.2
申请日:2018-08-28
Applicant: 株式会社日立制作所
IPC: H02M1/08 , H03K17/687
Abstract: 本发明是一种电力转换装置(1),其具备:开关模块(300),其具备功率半导体元件来作为开关元件;栅极驱动器(320),其将用于驱动所述开关元件的驱动信号向所述开关模块的控制端子输出;以及布线体(108),其利用隔着间隔呈面状对置的多个导体将所述控制端子与所述栅极驱动电路的输出端子之间连接。
-
公开(公告)号:CN111052577A
公开(公告)日:2020-04-21
申请号:CN201880054985.2
申请日:2018-08-28
Applicant: 株式会社日立制作所
IPC: H02M1/08 , H03K17/687
Abstract: 本发明是一种电力转换装置(1),其具备:开关模块(300),其具备功率半导体元件来作为开关元件;栅极驱动器(320),其将用于驱动所述开关元件的驱动信号向所述开关模块的控制端子输出;以及布线体(108),其利用隔着间隔呈面状对置的多个导体将所述控制端子与所述栅极驱动电路的输出端子之间连接。
-
公开(公告)号:CN104008025B
公开(公告)日:2017-04-26
申请号:CN201410048404.8
申请日:2014-02-12
Applicant: 株式会社日立制作所
IPC: G06F11/10
CPC classification number: G05B23/0262 , G05B19/042
Abstract: 本发明提供一种控制装置,其由多个处理装置执行相同的处理,通过比对结果来探测误动作,停止数据的发送,该控制装置能检测出进行了比对的数据和所发送的数据不同。设置有校验码连接电路,该校验码连接电路将第1处理装置输出的处理结果和基于第2处理装置的处理结果所生成的校验码连接并输出。
-
公开(公告)号:CN103675514A
公开(公告)日:2014-03-26
申请号:CN201310346963.2
申请日:2013-08-09
Applicant: 株式会社日立制作所
IPC: G01R31/00
CPC classification number: G06F11/263 , G06F11/2215
Abstract: 本发明的逻辑电路的目的在于,提供一种使高速处理器的导入进入到视线中,解决在高速动作时注入测试码模式的单元间的动作偏移的问题的手段。为此,对注入测试码模式的单元间的同步,不是通过使动作时钟相同,而是通过与来自功能模块的输出定时相一致来进行同步。通过该手段,以比动作时钟更低的周期即来自功能模块的输出定时使注入测试码模式的单元进行同步,由此能够缓和信号延迟的偏差(偏移)的影响。
-
-
-
-
-
-
-