-
公开(公告)号:CN102246151B
公开(公告)日:2016-04-20
申请号:CN200980149510.2
申请日:2009-12-11
Applicant: 株式会社东芝
Inventor: 藤本曜久
CPC classification number: G06F12/0246 , G06F2212/7202
Abstract: 本发明涉及存储器装置及其控制装置。一种存储器装置,包括:具有存储区的存储器;以及具有第一模式和第二模式的控制器。一旦接收到写数据,所述控制器将数据写入在所述存储区中同时管理写数据的逻辑地址与存储对应写数据的存储区之间的对应关系。多个存储区构成管理单元。处于所述第一模式的控制器能够在各存储区中写入数据段,并被配置为维持包含有待更新的数据的一个管理单元中的存储区中的数据。处于所述第二模式的控制器以各数据段的逻辑地址的升序次序在各存储区中写入数据段,并使得包含已更新数据的一个管理单元中的存储区中的数据无效。
-
公开(公告)号:CN104657132A
公开(公告)日:2015-05-27
申请号:CN201510024061.6
申请日:2010-12-17
Applicant: 株式会社东芝
Inventor: 藤本曜久
IPC: G06F9/44
CPC classification number: G06F9/4405 , G06F1/26 , G06F1/266 , G06F1/3287 , G06F13/00 , Y02D10/171
Abstract: 本发明涉及半导体系统、半导体装置以及电子装置初始化方法。根据本公开的一个实施例,公开了一种半导体系统。根据一个实施例的半导体系统可以包括例如主机设备和多个电子装置。所述主机设备可对所述多个电子装置以组为单位同时进行初始化。
-
公开(公告)号:CN101706709B
公开(公告)日:2012-12-05
申请号:CN200910261980.X
申请日:2005-12-26
Applicant: 株式会社东芝
Inventor: 藤本曜久
CPC classification number: G06F1/3296 , G06F1/266 , G06F1/3203 , G06F1/3228 , G06F1/325 , G06F1/3281 , G06F3/0604 , G06F3/0619 , G06F3/0625 , G06F3/0632 , G06F3/0634 , G06F3/0659 , G06F3/0679 , G06F12/0246 , G06F13/4081 , G06K7/0008 , G06K7/0069 , G06K19/07732
Abstract: 其中插入有具有非易失性半导体存储器的卡的主机设备向所述卡发出检查命令。所述检查命令指示发送有关所述卡是否支持终止处理的信息,在所述终止处理中,所述卡变换至准备好停止从主机设备供电的状态。
-
公开(公告)号:CN102687125A
公开(公告)日:2012-09-19
申请号:CN201180005124.3
申请日:2011-01-27
Applicant: 株式会社东芝
Inventor: 藤本曜久
CPC classification number: G06F3/0613 , G06F3/0659 , G06F3/0679 , G06F12/0246 , G06K7/10297 , G06K7/10861
Abstract: 根据一个实施例,控制存储器的控制器接收数据条目并且具有随机写入模式和顺序写入模式,当接收到开始命令时,控制器转换到顺序写入模式。处于顺序写入模式的控制器认出控制命令,并且通过控制命令或逻辑地址而识别部分地由数据条目形成的数据流中的一个。控制器还准备包括用于相应数据流的存储区域的空闲的单位区域,且按与数据条目的地址相同的次序将数据条目写入对应的单位区域中的连续存储区域中。当控制器接收到结束命令时,其对用于对应的数据流的单位区域进行结束处理。当完成了对所有数据流的结束处理或检测到随机写入请求时,处于顺序写入模式的控制器转换到随机写入模式。
-
公开(公告)号:CN102411549A
公开(公告)日:2012-04-11
申请号:CN201110066313.3
申请日:2011-03-18
Applicant: 株式会社东芝
Inventor: 藤本曜久
IPC: G06F13/28
CPC classification number: G06F12/1081 , G06F3/00 , G06F13/28 , G06F2213/28
Abstract: 本发明公开了存储器系统、主机控制器以及DMA的控制方法。根据一个实施方式,主机控制器具有发布命令的寄存器组以及直接存储器存取(DMA),对系统存储器以及存储设备进行访问。第一至第四描述符被存储在系统存储器上,为表示多个第二描述符的多个指针的集合,第三、第四描述符构成多个第二描述符,包含作为存储设备的命令发布所需要的信息的命令序号、命令操作模式、参数、块长、块数以及多个数据的地址和大小的信息。DMA将第一描述符的开头作为起点而将构成第二描述符的第三描述符的内容设定于寄存器组中,按照第四描述符的内容在系统存储器与主机控制器之间传送数据。
-
公开(公告)号:CN101978357A
公开(公告)日:2011-02-16
申请号:CN200880128254.4
申请日:2008-09-09
Applicant: 株式会社东芝
Inventor: 藤本曜久
CPC classification number: G06F12/1433 , G06F8/65 , G06F9/4401 , G06F11/1417 , G06F11/1433 , G06F12/0246 , G06F2212/2022 , G06F2212/7206 , G06F2212/7209
Abstract: 一种数据更新方法、存储器系统和存储器设备,其中存储器设备可连接至主机设备并具有存储器部分和存储器控制器,存储器部分包括可分成具有多个不同属性的分区的第一存储器部分以及由所述存储器控制器管理的工作空间,更新在存储器设备中存储的数据的方法使用依据分区的属性从向分区写入数据的多个不同写入方法中选择的写入方法中的一个执行更新处理,并且可安全地更新数据。
-
公开(公告)号:CN101706709A
公开(公告)日:2010-05-12
申请号:CN200910261980.X
申请日:2005-12-26
Applicant: 株式会社东芝
Inventor: 藤本曜久
CPC classification number: G06F1/3296 , G06F1/266 , G06F1/3203 , G06F1/3228 , G06F1/325 , G06F1/3281 , G06F3/0604 , G06F3/0619 , G06F3/0625 , G06F3/0632 , G06F3/0634 , G06F3/0659 , G06F3/0679 , G06F12/0246 , G06F13/4081 , G06K7/0008 , G06K7/0069 , G06K19/07732
Abstract: 其中插入有具有非易失性半导体存储器的卡的主机设备向所述卡发出检查命令。所述检查命令指示发送有关所述卡是否支持终止处理的信息,在所述终止处理中,所述卡变换至准备好停止从主机设备供电的状态。
-
-
公开(公告)号:CN105339919A
公开(公告)日:2016-02-17
申请号:CN201480034597.X
申请日:2014-02-06
Applicant: 株式会社东芝
CPC classification number: G06F3/0622 , G06F3/0637 , G06F3/0679 , G06F13/16 , G06F13/4234
Abstract: 根据一个实施例,一种设备包括半导体存储器和控制器。半导体存储器包含从外部能够访问的第一区域和第二区域。控制器控制所述半导体存储器。所述设备包含解锁状态,在所述解锁状态中,允许从所述第一区域和所述第二区域的读取,以及锁定状态,在所述锁定状态中,允许从所述第一区域的读取,以及禁止从所述第二区域的读取。所述第一区域存储文件系统信息的至少一部分,以及在所述锁定状态中,从外部能够读取所述文件系统信息的所述至少一部分。
-
公开(公告)号:CN102436430B
公开(公告)日:2015-05-27
申请号:CN201110066314.8
申请日:2011-03-18
Applicant: 株式会社东芝
Inventor: 藤本曜久
IPC: G06F13/28
CPC classification number: H04L1/188 , G06F11/1004 , H04L1/189 , H04L2001/125
Abstract: 本发明提供了一种存储设备、主机控制器和存储系统。根据一个实施例,主机控制器具有命令生成器和检测器。所述命令生成器生成在自变量中具有重传标志的命令,并且向存储设备传送所生成的命令。如果在限定时间内无法识别来自所述存储设备的响应,则所述检测器检测到超时。当传送初始命令时,所述主机控制器对所述重传标志进行清零并且传送所述命令。如果所述检测器检测到超时,则所述主机控制器设置所述重传标志,并且向所述设备重传与所述初始命令相同的命令。如果接收到与所述初始命令或重传的命令相对应的正常响应,则所述主机控制器识别出所述命令被正确地执行。
-
-
-
-
-
-
-
-
-