-
公开(公告)号:CN105320468A
公开(公告)日:2016-02-10
申请号:CN201410682830.7
申请日:2014-11-17
Applicant: 株式会社东芝
CPC classification number: G06F11/1048 , G11C2029/0411
Abstract: 本发明提供一种半导体存储器件、存储控制器及存储控制器的控制方法。半导体存储器件具备非易失性半导体存储器和存储控制器。存储控制器对非易失性半导体存储器写入多个写入数据和包含多个写入数据的地址信息的第1地址管理信息,当从该存储器读取到的多个写入数据的任一个发生了错误时,对包含多个写入数据和第1地址管理信息的纠错组执行纠错处理。存储控制器在处理对象的纠错组内检测到读取错误时,生成包含处理对象的纠错组内的写入数据的地址信息、和发生了读取错误的错误位置信息的第2地址管理信息,向处理对象的纠错组的写入目的地中的擦除状态的区域写入无效数据和第2地址管理信息。由此,能够提供非易失性半导体存储器的数据的可靠性。
-
公开(公告)号:CN102150142B
公开(公告)日:2013-12-04
申请号:CN200980135413.8
申请日:2009-12-28
Applicant: 株式会社东芝
CPC classification number: G06F12/0246 , G06F11/1435 , G06F11/1441 , G06F11/1471 , G06F2212/2022 , G06F2212/72 , G06F2212/7207 , G06F2212/7208 , G11C11/5621 , G11C16/0483
Abstract: 在系统启动之后,在将第一差异日志记录于第二存储单元中之前,将指示系统正在运行的第一日志记录于所述第二存储单元中,并且在正常系统暂停时,在所述差异日志之后,将指示所述系统暂停的第二日志记录于所述第二存储单元中,并且在系统启动时,基于所述第二存储单元中的所述第一日志和所述第二日志的经记录状态来判断上次执行了正常系统暂停还是执行了不正确断电序列,由此容易并且可靠地检测不正确的断电。
-
公开(公告)号:CN102150142A
公开(公告)日:2011-08-10
申请号:CN200980135413.8
申请日:2009-12-28
Applicant: 株式会社东芝
CPC classification number: G06F12/0246 , G06F11/1435 , G06F11/1441 , G06F11/1471 , G06F2212/2022 , G06F2212/72 , G06F2212/7207 , G06F2212/7208 , G11C11/5621 , G11C16/0483
Abstract: 在系统启动之后,在将第一差异日志记录于第二存储单元中之前,将指示系统正在运行的第一日志记录于所述第二存储单元中,并且在正常系统暂停时,在所述差异日志之后,将指示所述系统暂停的第二日志记录于所述第二存储单元中,并且在系统启动时,基于所述第二存储单元中的所述第一日志和所述第二日志的经记录状态来判断上次执行了正常系统暂停还是执行了不正确断电序列,由此容易并且可靠地检测不正确的断电。
-
-