-
公开(公告)号:CN101089999A
公开(公告)日:2007-12-19
申请号:CN200710101295.1
申请日:2000-03-17
Applicant: 株式会社东芝
IPC: G11C29/00
Abstract: 减少总备用部件数,提高冗余电路的面积效率而不降低DRAM中不合格存储单元的补救效率。具备:分别设置在把存储单元阵列分割成多个构成的多个标准存储体内的第1备用部件;设置在与标准存储体不同的备用存储体内的第2备用部件;选择驱动第1备用部件的多个第1备用译码器;选择驱动第2备用部件的第2备用译码器;把第2备用部件选择性地分配给多个标准存储体内的任意存储体的置换控制电路。
-
公开(公告)号:CN101086898A
公开(公告)日:2007-12-12
申请号:CN200710101296.6
申请日:2000-03-17
Applicant: 株式会社东芝
IPC: G11C29/00
Abstract: 减少总备用部件数,提高冗余电路的面积效率而不降低DRAM中不合格存储单元的补救效率。具备:分别设置在把存储单元阵列分割成多个构成的多个标准存储体内的第1备用部件;设置在与标准存储体不同的备用存储体内的第2备用部件;选择驱动第1备用部件的多个第1备用译码器;选择驱动第2备用部件的第2备用译码器;把第2备用部件选择性地分配给多个标准存储体内的任意存储体的置换控制电路。
-
公开(公告)号:CN100353456C
公开(公告)日:2007-12-05
申请号:CN00104077.4
申请日:2000-03-17
Applicant: 株式会社东芝
CPC classification number: G11C29/785 , G11C29/81
Abstract: 减少总备用部件数,提高冗余电路的面积效率而不降低DRAM中不合格存储单元的补救效率。具备:分别设置在把存储单元阵列分割成多个构成的多个标准存储体内的第1备用部件;设置在与标准存储体不同的备用存储体内的第2备用部件;选择驱动第1备用部件的多个第1备用译码器;选择驱动第2备用部件的第2备用译码器;把第2备用部件选择性地分配给多个标准存储体内的任意存储体的置换控制电路。
-
公开(公告)号:CN100585742C
公开(公告)日:2010-01-27
申请号:CN200710101295.1
申请日:2000-03-17
Applicant: 株式会社东芝
IPC: G11C29/00
Abstract: 减少总备用部件数,提高冗余电路的面积效率而不降低DRAM中不合格存储单元的补救效率。具备:分别设置在把存储单元阵列分割成多个构成的多个标准存储体内的第1备用部件;设置在与标准存储体不同的备用存储体内的第2备用部件;选择驱动第1备用部件的多个第1备用译码器;选择驱动第2备用部件的第2备用译码器;把第2备用部件选择性地分配给多个标准存储体内的任意存储体的置换控制电路。
-
公开(公告)号:CN1274161A
公开(公告)日:2000-11-22
申请号:CN00104077.4
申请日:2000-03-17
Applicant: 株式会社东芝
CPC classification number: G11C29/785 , G11C29/81
Abstract: 减少总备用部件数,提高冗余电路的面积效率而不降低DRAM中不合格存储单元的补救效率。具备:分别设置在把存储单元阵列分割成多个构成的多个标准存储体内的第1备用部件;设置在与标准存储体不同的备用存储体内的第2备用部件;选择驱动第1备用部件的多个第1备用译码器;选择驱动第2备用部件的第2备用译码器;把第2备用部件选择性地分配给多个标准存储体内的任意存储体的置换控制电路。
-
-
-
-