-
公开(公告)号:CN103609024A
公开(公告)日:2014-02-26
申请号:CN201180071572.3
申请日:2011-11-29
申请人: 松下电器产业株式会社
摘要: Δ∑调制器包括:具备具有运算放大器(104)的积分器的滤波器电路(100);连接在滤波器电路(100)的输出部与量化器(101)的输入部之间且包括第1电阻元件(201)的第1加法电路(120);以及具有包括第2电阻元件(202)的第1前馈电路(121)、及将由量化器(101)量化后的数字输出信号作为模拟信号反馈给量化器(101)的输入部的第1反馈电路(103)之中的至少任一方的第2加法电路(123)。而且,第1加法电路(120)及第1反馈电路(103)之中的至少任一方具备相位补偿单元(300)。
-
公开(公告)号:CN101346882B
公开(公告)日:2012-08-08
申请号:CN200680049421.7
申请日:2006-10-25
申请人: 松下电器产业株式会社
CPC分类号: H03L7/0898 , H03L7/093 , H03L7/099 , H03L7/0995 , H03L7/107 , H03L7/183 , H03L2207/06
摘要: 本发明提供一种相位同步电路,常数决定部(90)决定从充电泵电路(30)输出的充电电流的大小、环路滤波器(40)的时间常数和电压控制振荡器(50)的增益的各常数,以使对于相位同步电路的输入频率的该相位同步电路的自然频率的比例常数和阻尼因数分别成为预定值,并根据该决定来输出各种控制信号。充电泵电路(30)、环路滤波器(40)和电压控制振荡器(50)按照从常数决定部(90)输出的控制信号来分别变更充电电流的大小、时间常数和增益。
-
公开(公告)号:CN102084591A
公开(公告)日:2011-06-01
申请号:CN200980126229.7
申请日:2009-03-05
申请人: 松下电器产业株式会社
CPC分类号: H03K3/0315 , H03K2005/00052
摘要: 一种耦合式环形振荡器,其具备:q个环形振荡器(10),各环形振荡器(10)分别由p个反相电路(11)连接为环状而成;和相位耦合环(20),其通过将p×q个相位耦合电路(21)连接为环状而成,该相位耦合电路,将q个环形振荡器的任意一个中的p个反相电路的任意一个的输出,与q个环形振荡器的另一个中的p个反相电路的任意一个的输出,以规定的相位关系耦合,关于所述耦合式环形振荡器,将q个环形振荡器的每一个中的p个反相电路的任意一个作为组,至少对于一个组,将属于该组的q个反相电路的输出固定为同相(步骤1),并在此状态下使q个环形振荡器振荡(步骤2),之后解除这些反相电路的输出的同相固定状态。
-
公开(公告)号:CN1298110C
公开(公告)日:2007-01-31
申请号:CN200410033571.1
申请日:2004-04-06
申请人: 松下电器产业株式会社
发明人: 道正志郎
CPC分类号: H03H7/06 , H03H11/126 , H03L7/0893 , H03L7/0895 , H03L7/093 , H03L7/18
摘要: 本发明公开了一种低通滤波电路、反馈系统及半导体集成电路。其目的在于:对于特别适合作为PLL和DLL中的环路滤波器使用的低通滤波电路,使其避免发生伴随电容元件的小型化而带来的电路面积、电路复杂度及电阻值增大等次要问题,实现与以往相同的滤波特性。在具备相互串联的电容元件(31)及电阻元件(32)的环路滤波器(30A)中,在电阻元件(32)一侧设置输入端(IN1),同时,在电容元件(31)与电阻元件(32)的连接处设置输入端(IN2)。并且,给输入端(IN1)提供电流Ip。另一方面,从输入端(IN2)抽出为提供给输入端(IN1)的电流Ip的一部分的电流αIp,使流入电容元件(31)的电流小于流入电阻元件(32)的电流。
-
公开(公告)号:CN1653767A
公开(公告)日:2005-08-10
申请号:CN03810614.0
申请日:2003-08-27
申请人: 松下电器产业株式会社
CPC分类号: G09G3/3685 , G09G2310/027 , G09G2330/06 , H04L25/0272 , H04L25/4902
摘要: 本发明提供了一种数据接收发送系统,在发送时钟信号及和该时钟信号同步的多个数据信号时,在时钟用发送系统(12),反馈控制驱动开关的驱动脉宽后,以小振幅发送时钟信号;通过将该脉宽的控制信号用于控制各数据用发送系统(13)中的驱动开关,同时也实现各数据信号的小振幅发送。并且,在时钟用接收系统(10),通过将所述脉宽的控制信号应用于时钟延迟电路的延迟控制,实现在各数据用接收系统(11)的接收数据的最佳锁存时序。
-
公开(公告)号:CN1154903C
公开(公告)日:2004-06-23
申请号:CN97180005.7
申请日:1997-09-24
申请人: 松下电器产业株式会社
IPC分类号: G06F1/04
CPC分类号: G01R23/06 , G06F1/3203 , Y02D10/126
摘要: 频压转换电路(21)接收作为输入的时钟CLK,并按照时钟频率提供电压IVdd作为输出。频压转换电路(21)的输入和输出特性被调节成基本与给定的输入和输出特性匹配。
-
公开(公告)号:CN102483794B
公开(公告)日:2014-04-16
申请号:CN201080039057.2
申请日:2010-07-05
申请人: 松下电器产业株式会社
发明人: 道正志郎
摘要: 本发明公开了一种积分器。积分器(100)包括:运算放大器(11)、连接在积分器(100)的输入端和运算放大器的反相输入端之间的第一滤波器(12)以及连接在运算放大器的反相输入端和输出端之间的第二滤波器(13)。第一滤波器(12)具有:串联的n个电阻元件(121)、连接在电阻元件彼此的各连接点和接地点之间的n-1个电容元件(122)以及连接在电阻元件彼此的各连接点和接地点之间的n-1个电阻元件(123)。第二滤波器(13)具有:串联的n个电容元件(131)、连接在电容元件彼此的各连接点和接地点之间的n-1个电阻元件(132)以及连接在电容元件彼此的各连接点和接地点之间的n-1个电容元件(133)。
-
公开(公告)号:CN102084591B
公开(公告)日:2013-09-04
申请号:CN200980126229.7
申请日:2009-03-05
申请人: 松下电器产业株式会社
CPC分类号: H03K3/0315 , H03K2005/00052
摘要: 一种耦合式环形振荡器,其具备:q个环形振荡器(10),各环形振荡器(10)分别由p个反相电路(11)连接为环状而成;和相位耦合环(20),其通过将p×q个相位耦合电路(21)连接为环状而成,该相位耦合电路,将q个环形振荡器的任意一个中的p个反相电路的任意一个的输出,与q个环形振荡器的另一个中的p个反相电路的任意一个的输出,以规定的相位关系耦合,关于所述耦合式环形振荡器,将q个环形振荡器的每一个中的p个反相电路的任意一个作为组,至少对于一个组,将属于该组的q个反相电路的输出固定为同相(步骤1),并在此状态下使q个环形振荡器振荡(步骤2),之后解除这些反相电路的输出的同相固定状态。
-
公开(公告)号:CN101438497B
公开(公告)日:2012-06-06
申请号:CN200780016130.2
申请日:2007-06-15
申请人: 松下电器产业株式会社
IPC分类号: H03K19/0185 , H03K5/15
CPC分类号: H03K19/01855 , H03K3/0315 , H03K3/354
摘要: n个电平移位器(LS0~LS7)分别包括接收n个时钟信号(P0~P7)中任一信号的第一NMOS晶体管(Mn1)和接收来自其他电平移位器的输出信号的第一PMOS晶体管(Mp1)。供给电平移位器(LS0~LS7)各自所包含的PMOS晶体管(Mp1)的输出信号来自接收相对于供给该电平移位器所包含的NMOS晶体管(Mn1)的时钟信号的相位延迟量为相位量X(0°
-
公开(公告)号:CN101473542A
公开(公告)日:2009-07-01
申请号:CN200780022597.8
申请日:2007-06-19
申请人: 松下电器产业株式会社
CPC分类号: G09G3/3685 , G09G3/3696 , G09G2310/027 , H03M1/76
摘要: 本发明公开了一种数字模拟转换电路。选择部(105)在电压值阶梯状变化的多个阶跃电压(SV1、SV2、SV3、…)中选择与数字数据(D-DATA)的数字值相对应的阶跃电压。对于多个阶跃电压(SV1、SV2、SV3、…)的每个阶跃电压而言,彼此不同的数字值分配给该阶跃电压的各级。放大部(106)将由选择部(105)选出的阶跃电压进行放大。输出部(107),在与数字数据(D-DATA)的数字值相对应的期间内将由放大部(106)放大的阶跃电压作为输出电压(Vout)输出。
-
-
-
-
-
-
-
-
-