-
公开(公告)号:CN1159693C
公开(公告)日:2004-07-28
申请号:CN00810497.2
申请日:2000-08-31
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/2011 , G09G3/3614 , G09G3/3688 , G09G3/3696 , G09G2300/0426 , G09G2310/027
Abstract: 在配置在液晶显示板内的源极驱动器4A内,形成有自LSI芯片的一端延长到另一端的芯片内基准电压布线17。源极驱动器4A内设有自每一条芯片内基准电压布线17分出的每一条分支基准电压布线17a、基准电压生成缓冲器31、用以控制基准电压生成缓冲器31的控制电路30、用以将基准电压细分为n个级别的基准电压生成用电阻部32、选择已细分化的电压中之一的电压级别选择电路34以及输出缓冲器35。基准电压经由与每一条芯片内基准电压布线17串联的布线而供向每一个源极驱动器4,故可使用以供给基准电压的布线的结构简单化。
-
公开(公告)号:CN100514945C
公开(公告)日:2009-07-15
申请号:CN03810614.0
申请日:2003-08-27
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/3685 , G09G2310/027 , G09G2330/06 , H04L25/0272 , H04L25/4902
Abstract: 本发明提供了一种数据接收发送系统,在发送时钟信号及和该时钟信号同步的多个数据信号时,在时钟用发送系统(12),反馈控制驱动开关的驱动脉宽后,以小振幅发送时钟信号;通过将该脉宽的控制信号用于控制各数据用发送系统(13)中的驱动开关,同时也实现各数据信号的小振幅发送。并且,在时钟用接收系统(10),通过将所述脉宽的控制信号应用于时钟延迟电路的延迟控制,实现在各数据用接收系统(11)的接收数据的最佳锁存时序。
-
公开(公告)号:CN1750071A
公开(公告)日:2006-03-22
申请号:CN200510102813.2
申请日:2005-09-12
Applicant: 松下电器产业株式会社
CPC classification number: G09G5/006
Abstract: 为了即使在显示元件驱动装置的运行速度很快时也能够正确保持低振幅输入信号,包括一对CLKP1和CLKN1的差分信号以在各自的输出电压信号间提供相反相位的方式被输入到第一比较器和第二比较器中。该第一比较器的输出被第一分频触发器分频,同时该第二比较器的输出被第二分频触发器分频。第一数据保持触发器与第一分频触发器所输出的信号同步对输入数据信号进行保持,同时第二数据保持触发器与第二分频触发器所输出的信号同步,对输入信号进行保持。
-
公开(公告)号:CN101488757A
公开(公告)日:2009-07-22
申请号:CN200810190210.6
申请日:2008-12-26
Applicant: 松下电器产业株式会社
CPC classification number: H03M1/682 , G09G3/3688 , G09G3/3696 , G09G2310/027 , H03M1/76 , H03M1/765
Abstract: 本发明提供一种转换器,不仅能够维持相同的稳定时间和相同的分辨率而且还能够削减DAC构成元件数。在6位输入的DAC中设置:基准电压产生电路(100),产生17个基准电压;第1开关电路(200),具有分别由MOS晶体管构成的19个开关对,以便根据上位4位选择彼此相邻的2个基准电压;第2开关电路(300),由MOS晶体管的串联电路构成,以便用总导通电阻4分割选择出的2个基准电压的差获得3个中间电压;以及第3开关电路(400),根据下位2位选择地输出选择出的2个基准电压中低的电压或3个中间电压中的1个。在与第1模式相比、选择MOS晶体管的导通电阻变小的灰度级的第2模式中,增加在第1及第2开关电路(200)、(300)中用于分压的MOS晶体管数。
-
公开(公告)号:CN101473542A
公开(公告)日:2009-07-01
申请号:CN200780022597.8
申请日:2007-06-19
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/3685 , G09G3/3696 , G09G2310/027 , H03M1/76
Abstract: 本发明公开了一种数字模拟转换电路。选择部(105)在电压值阶梯状变化的多个阶跃电压(SV1、SV2、SV3、…)中选择与数字数据(D-DATA)的数字值相对应的阶跃电压。对于多个阶跃电压(SV1、SV2、SV3、…)的每个阶跃电压而言,彼此不同的数字值分配给该阶跃电压的各级。放大部(106)将由选择部(105)选出的阶跃电压进行放大。输出部(107),在与数字数据(D-DATA)的数字值相对应的期间内将由放大部(106)放大的阶跃电压作为输出电压(Vout)输出。
-
公开(公告)号:CN1453675A
公开(公告)日:2003-11-05
申请号:CN03128591.0
申请日:2003-01-25
Applicant: 松下电器产业株式会社
Inventor: 须山透 , 榊原努 , 小岛友和 , 大森哲郎 , 伊达义人 , 土居康之 , 赤堀雅弘 , 三宅建二 , 藤野美季 , 串间贵仁 , 川原司 , 长冈一彦 , 宫本信次 , 小西祥之
IPC: G05F3/26
CPC classification number: H03F3/45941 , G09G3/3655 , G09G2330/022 , H03F3/45946 , H03F2203/45622 , H03F2203/45732
Abstract: 本发明提供了一种小型驱动电压控制器,其能够用低功率驱动。能用低功率驱动的小型驱动电压控制器包括一个高输出运算放大器和一个低输出运算放大器,用于提供驱动电压VcomH,VcomL到负载,例如是一个液晶显示器板,一个输出开关,用于在运算放大器的输出端之间交替转换,一个低电压设定运算放大器,用于产生一个设定电压,该设定电压被加到低输出运算放大器的非-反相输入端,一个设定电压发生器,包括一个电流镜像电路和一个箝位电路,一个偏置电流控制器,用于以预定时间控制每个运算放大器中的偏置电流,一个定时控制器,用于控制输出开关的转换时间。
-
公开(公告)号:CN101656533A
公开(公告)日:2010-02-24
申请号:CN200910165899.1
申请日:2009-08-12
Applicant: 松下电器产业株式会社
IPC: H03K19/0175 , G09G3/20 , G09G3/36
CPC classification number: H03K19/018528 , G09G3/3688 , G09G2310/0294 , G09G2330/021
Abstract: 本发明涉及一种数据信号取得电路、显示板驱动电路以及图像显示装置。数据信号取得电路设有下列比较器:第一比较器,该第一比较器被输入时钟信号CKP和时钟信号CKP的反相信号CKN,输出与时钟信号CKP同相的第二时钟信号和与时钟信号CKP反相的第二反相信号;第二比较器,第二时钟信号被输入到所述第二比较器的非反转输入端,第二反相信号被输入到所述第二比较器的反转输入端;以及第三比较器,第二时钟信号被输入到所述第三比较器的反转输入端,第二反相信号被输入到所述第三比较器的非反转输入端,在所述数据信号取得电路,将第二比较器和第三比较器的输出信号CL1和CL2作为锁存电路L1和L2的时钟信号来使用,从而被输入到锁存电路L1及L2的时钟信号CL1及CL2的上升或者上升的延迟时间成为同等程度,并且实现低电力消耗。
-
公开(公告)号:CN1324555C
公开(公告)日:2007-07-04
申请号:CN200410044700.7
申请日:2000-08-31
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/2011 , G09G3/3614 , G09G3/3688 , G09G3/3696 , G09G2300/0426 , G09G2310/027
Abstract: 在配置在液晶显示板内的源极驱动器(4A)内,形成有自LSI芯片的一端延长到另一端的芯片内基准电压布线(17)。源极驱动器(4A)内设有自每一条芯片内基准电压布线(17)分出的每一条分支基准电压布线(17a)、基准电压生成缓冲器(31)、用以控制基准电压生成缓冲器(31)的控制电路(30)、用以将基准电压细分为n个级别的基准电压生成用电阻部(32)、选择已细分化的电压中之一的电压级别选择电路(34)以及输出缓冲器(35)。基准电压经由与每一条芯片内基准电压布线(17)串联的布线而供向每一个源极驱动器(4),故可使用以供给基准电压的布线的结构简单化。
-
公开(公告)号:CN1941033A
公开(公告)日:2007-04-04
申请号:CN200610152366.6
申请日:2006-09-28
Applicant: 松下电器产业株式会社
IPC: G09G3/20
CPC classification number: G09G3/2011 , G09G2310/027 , G09G2320/0233
Abstract: 本发明公开了一种可以抑制驱动电压的偏差的电压驱动装置。在第1模式下,运算放大器A105-1接收解码器D103-1输出的两个选择电压VA、VB,并向输出节点N100-1输出所生成的驱动电压;运算放大器A105-2接收解码器D103-2输出的两个选择电压VA、VB,并向输出节点N100-2输出所生成的驱动电压。而在第2模式下,运算放大器A105-1接收解码器D103-2输出的两个选择电压VA、VB,并向输出节点N100-2输出所生成的驱动电压,运算放大器A105-2接收解码器D103-1输出的两个选择电压VA、VB,并向输出节点N100-1输出所生成的驱动电压。
-
公开(公告)号:CN1653767A
公开(公告)日:2005-08-10
申请号:CN03810614.0
申请日:2003-08-27
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/3685 , G09G2310/027 , G09G2330/06 , H04L25/0272 , H04L25/4902
Abstract: 本发明提供了一种数据接收发送系统,在发送时钟信号及和该时钟信号同步的多个数据信号时,在时钟用发送系统(12),反馈控制驱动开关的驱动脉宽后,以小振幅发送时钟信号;通过将该脉宽的控制信号用于控制各数据用发送系统(13)中的驱动开关,同时也实现各数据信号的小振幅发送。并且,在时钟用接收系统(10),通过将所述脉宽的控制信号应用于时钟延迟电路的延迟控制,实现在各数据用接收系统(11)的接收数据的最佳锁存时序。
-
-
-
-
-
-
-
-
-