显示元件驱动装置及图像显示装置

    公开(公告)号:CN1750071A

    公开(公告)日:2006-03-22

    申请号:CN200510102813.2

    申请日:2005-09-12

    CPC classification number: G09G5/006

    Abstract: 为了即使在显示元件驱动装置的运行速度很快时也能够正确保持低振幅输入信号,包括一对CLKP1和CLKN1的差分信号以在各自的输出电压信号间提供相反相位的方式被输入到第一比较器和第二比较器中。该第一比较器的输出被第一分频触发器分频,同时该第二比较器的输出被第二分频触发器分频。第一数据保持触发器与第一分频触发器所输出的信号同步对输入数据信号进行保持,同时第二数据保持触发器与第二分频触发器所输出的信号同步,对输入信号进行保持。

    数模转换器
    4.
    发明公开

    公开(公告)号:CN101488757A

    公开(公告)日:2009-07-22

    申请号:CN200810190210.6

    申请日:2008-12-26

    Abstract: 本发明提供一种转换器,不仅能够维持相同的稳定时间和相同的分辨率而且还能够削减DAC构成元件数。在6位输入的DAC中设置:基准电压产生电路(100),产生17个基准电压;第1开关电路(200),具有分别由MOS晶体管构成的19个开关对,以便根据上位4位选择彼此相邻的2个基准电压;第2开关电路(300),由MOS晶体管的串联电路构成,以便用总导通电阻4分割选择出的2个基准电压的差获得3个中间电压;以及第3开关电路(400),根据下位2位选择地输出选择出的2个基准电压中低的电压或3个中间电压中的1个。在与第1模式相比、选择MOS晶体管的导通电阻变小的灰度级的第2模式中,增加在第1及第2开关电路(200)、(300)中用于分压的MOS晶体管数。

    数据信号取得电路、显示板驱动电路以及图像显示装置

    公开(公告)号:CN101656533A

    公开(公告)日:2010-02-24

    申请号:CN200910165899.1

    申请日:2009-08-12

    Abstract: 本发明涉及一种数据信号取得电路、显示板驱动电路以及图像显示装置。数据信号取得电路设有下列比较器:第一比较器,该第一比较器被输入时钟信号CKP和时钟信号CKP的反相信号CKN,输出与时钟信号CKP同相的第二时钟信号和与时钟信号CKP反相的第二反相信号;第二比较器,第二时钟信号被输入到所述第二比较器的非反转输入端,第二反相信号被输入到所述第二比较器的反转输入端;以及第三比较器,第二时钟信号被输入到所述第三比较器的反转输入端,第二反相信号被输入到所述第三比较器的非反转输入端,在所述数据信号取得电路,将第二比较器和第三比较器的输出信号CL1和CL2作为锁存电路L1和L2的时钟信号来使用,从而被输入到锁存电路L1及L2的时钟信号CL1及CL2的上升或者上升的延迟时间成为同等程度,并且实现低电力消耗。

    液晶驱动电路和半导体集成电路

    公开(公告)号:CN1324555C

    公开(公告)日:2007-07-04

    申请号:CN200410044700.7

    申请日:2000-08-31

    Abstract: 在配置在液晶显示板内的源极驱动器(4A)内,形成有自LSI芯片的一端延长到另一端的芯片内基准电压布线(17)。源极驱动器(4A)内设有自每一条芯片内基准电压布线(17)分出的每一条分支基准电压布线(17a)、基准电压生成缓冲器(31)、用以控制基准电压生成缓冲器(31)的控制电路(30)、用以将基准电压细分为n个级别的基准电压生成用电阻部(32)、选择已细分化的电压中之一的电压级别选择电路(34)以及输出缓冲器(35)。基准电压经由与每一条芯片内基准电压布线(17)串联的布线而供向每一个源极驱动器(4),故可使用以供给基准电压的布线的结构简单化。

    电压驱动装置
    9.
    发明公开

    公开(公告)号:CN1941033A

    公开(公告)日:2007-04-04

    申请号:CN200610152366.6

    申请日:2006-09-28

    CPC classification number: G09G3/2011 G09G2310/027 G09G2320/0233

    Abstract: 本发明公开了一种可以抑制驱动电压的偏差的电压驱动装置。在第1模式下,运算放大器A105-1接收解码器D103-1输出的两个选择电压VA、VB,并向输出节点N100-1输出所生成的驱动电压;运算放大器A105-2接收解码器D103-2输出的两个选择电压VA、VB,并向输出节点N100-2输出所生成的驱动电压。而在第2模式下,运算放大器A105-1接收解码器D103-2输出的两个选择电压VA、VB,并向输出节点N100-2输出所生成的驱动电压,运算放大器A105-2接收解码器D103-1输出的两个选择电压VA、VB,并向输出节点N100-1输出所生成的驱动电压。

Patent Agency Ranking