图像信号处理电路
    1.
    发明公开

    公开(公告)号:CN1581963A

    公开(公告)日:2005-02-16

    申请号:CN200410049554.7

    申请日:2004-06-16

    Inventor: 多田俊树

    CPC classification number: G06T3/4007 H04N7/01 H04N7/012

    Abstract: 本发明提供一种将以模拟视频规格为标准的图像信号数据转换为数字视频格式,从而得到数字值的顺序数据的图像信号处理电路,即使模拟顺序规格与数字顺序规格之间的两个图像显示期间存在偏差,也可以在以数字顺序规格为标准的所有图像显示期间内输出有效的图像数据。在从以模拟视频规格为标准的图像信号数据得到数字值的顺序数据时,在数字顺序规格图像显示期间(有效期间=486行)(例如,第二半帧的第40~第525行)中的、相当于模拟顺序规格的非图像显示期间(例如,第二半帧的第40~第42行)中,利用和进入模拟顺序规格的图像显示期间不久的数据(第43行的数据)相同的数据来进行插补。

    视频信号处理装置
    2.
    发明公开

    公开(公告)号:CN101056410A

    公开(公告)日:2007-10-17

    申请号:CN200710098101.7

    申请日:2007-04-12

    Abstract: 本发明提供一种视频信号处理装置,视频信号处理部(105)对编码动图像数据(DIN)进行译码。图像修正处理部(106)对被译码了的动图像数据(D1)进行修正处理。图像压缩部(107)对由图像修正处理部(106)所修正的动图像数据(D2)进行压缩。图像修正处理部(106),当被分割成压缩处理尺寸的动图像数据(D1)包含有效视频尺寸区域和该有效视频尺寸区域之外的区域时,对有效视频尺寸区域外的像素进行使用了有效视频尺寸区域内的像素的修正。能不导致电路规模的大幅增大而抑制压缩处理后的动图像数据的像质恶化。

    矩阵运算装置
    3.
    发明公开

    公开(公告)号:CN101180622A

    公开(公告)日:2008-05-14

    申请号:CN200680018156.6

    申请日:2006-05-01

    Inventor: 多田俊树

    CPC classification number: G06F7/49942 G06F7/5443 G06F17/16

    Abstract: 本发明提供一种矩阵运算装置,具备:用对加权系数组(202a)进行2的k201次方倍后经过整数化的k201次方倍加权系数组(202b),对输入进行加权的k201次方加权乘法电路(202);对k201次方加权乘法电路(202)的乘法运算结果,用k202位移进行位移乘法运算处理的k202位移乘法电路(206);对k202位移乘法电路(206)的乘法运算结果,进行修正处理值的加法运算处理的修正处理电路(207);对修正处理电路(207)的运算结果进行四舍五入处理的四舍五入处理电路(204);对四舍五入处理电路(204)的运算结果,用n位移(设n=k201+k202)进行位移除法运算处理的n位移除法电路(205),在能够减少运算量并削减电路规模的同时,能够谋求运算精度提高。

    图像信号处理电路
    4.
    发明授权

    公开(公告)号:CN100358357C

    公开(公告)日:2007-12-26

    申请号:CN200410049554.7

    申请日:2004-06-16

    Inventor: 多田俊树

    CPC classification number: G06T3/4007 H04N7/01 H04N7/012

    Abstract: 本发明提供一种将以模拟视频规格为标准的图像信号数据转换为数字视频格式,从而得到数字值的顺序数据的图像信号处理电路,即使模拟顺序规格与数字顺序规格之间的两个图像显示期间存在偏差,也可以在以数字顺序规格为标准的所有图像显示期间内输出有效的图像数据。在从以模拟视频规格为标准的图像信号数据得到数字值的顺序数据时,在数字顺序规格图像显示期间(有效期间=486行)(例如,第二半帧的第40~第525行)中的、相当于模拟顺序规格的非图像显示期间(例如,第二半帧的第40~第42行)中,利用和进入模拟顺序规格的图像显示期间不久的数据(第43行的数据)相同的数据来进行插补。

    速率变换装置以及速率变换方法

    公开(公告)号:CN1454002A

    公开(公告)日:2003-11-05

    申请号:CN03123282.5

    申请日:2003-04-25

    Inventor: 多田俊树

    CPC classification number: G06F1/04

    Abstract: 本发明提供了速率变换装置以及速率变换方法。在对多个输入速率将该输入速率变换成整数倍的速率变换装置中,削减该速率变换装置所需要的延迟元件数。该装置置备,由多个延迟元件依次使输入数据延迟的输入延迟单元(11);依照输入数据的速率从该延迟元件的抽头选择由输入延迟单元(11)的延迟元件所延迟的数据,以使与各速率的输入数据有关的从向速率变换装置(10)的输入开始到输出为止的时间成为固定的选择单元(12);对由选择单元(12)所选择的数据进行内插处理以使该速率成为整数倍的内插处理单元(13);以及由单个或者多个延迟元件进行在内插处理后的数据的输出定时调整的输出延迟单元(14)。

    视频信号处理装置
    6.
    发明授权

    公开(公告)号:CN101056410B

    公开(公告)日:2011-04-27

    申请号:CN200710098101.7

    申请日:2007-04-12

    Abstract: 本发明提供一种视频信号处理装置,视频信号处理部(105)对编码动图像数据(DIN)进行译码。图像修正处理部(106)对被译码了的动图像数据(D1)进行修正处理。图像压缩部(107)对由图像修正处理部(106)所修正的动图像数据(D2)进行压缩。图像修正处理部(106),当被分割成压缩处理尺寸的动图像数据(D1)包含有效视频尺寸区域和该有效视频尺寸区域之外的区域时,对有效视频尺寸区域外的像素进行使用了有效视频尺寸区域内的像素的修正。能不导致电路规模的大幅增大而抑制压缩处理后的动图像数据的像质恶化。

    速率变换装置以及速率变换方法

    公开(公告)号:CN1236609C

    公开(公告)日:2006-01-11

    申请号:CN03123282.5

    申请日:2003-04-25

    Inventor: 多田俊树

    CPC classification number: G06F1/04

    Abstract: 本发明提供了速率变换装置以及速率变换方法。在对多个输入速率将该输入速率变换成整数倍的速率变换装置中,削减该速率变换装置所需要的延迟元件数。该装置置备,由多个延迟元件依次使输入数据延迟的输入延迟单元(11);依照输入数据的速率从该延迟元件的抽头选择由输入延迟单元(11)的延迟元件所延迟的数据,以使与各速率的输入数据有关的从向速率变换装置(10)的输入开始到输出为止的时间成为固定的选择单元(12);对由选择单元(12)所选择的数据进行内插处理以使该速率成为整数倍的内插处理单元(13);以及由单个或者多个延迟元件进行在内插处理后的数据的输出定时调整的输出延迟单元(14)。

Patent Agency Ranking