-
公开(公告)号:CN204988304U
公开(公告)日:2016-01-20
申请号:CN201520774164.X
申请日:2015-10-07
Applicant: 杭州锐达数字技术有限公司
IPC: G01D5/12
Abstract: 一种基于USB传输的全数字传感器,包括模拟传感器,所述全数字传感器还包括与所述模拟传感器相连的对模拟传感器输出的模拟电信号进行初级调理、滤波和放大处理的模拟信号调理电路模块,把经所述模拟信号调理电路模块处理后的模拟电信号转换成数字信号的ADC模数转换器,对数字信号进行数字滤波、误差补偿和数据缓存处理的MCU,对外输出数字信号并输出5V/500mA电源为全数字传感器供电的USB接口模块,将所述USB接口模块提供的5V/500mA电源转换成所述全数字传感器需要的各种电压源的电路管理模块以及存储所述全数字传感器的系统参数并且备份存储经过处理后的传感器数据以防止突然掉电时丢失重要数据的E2PROM。
-
公开(公告)号:CN204993391U
公开(公告)日:2016-01-20
申请号:CN201520774496.8
申请日:2015-10-07
Applicant: 杭州锐达数字技术有限公司
IPC: H04L7/00
Abstract: 一种用于采集系统中采集器的DAC时钟同步转换器,所述DAC时钟同步转换器包括接收GPS秒脉冲和校准后的时钟脉冲并将其转换成模拟信号的数模转换器DAC、与所述DAC相连并对时钟误差进行实时校准的压控振荡器、与所述压控振荡器相连并对所述压控振荡器输出的时钟信号进行干扰信号滤除的环路滤波器、与所述环路滤波器相连将GPS秒脉冲信号和时钟脉冲信号分离输出的分频器、与所述分频器相连并接收GPS秒脉冲信号和时钟脉冲信号并分析输出两路脉冲信号相位差的鉴相器、与所述鉴相器相连接收相位差并将其反馈给所述DAC用于控制压控振荡器校准时钟误差的反馈分频器。本实用新型可以有效的实现大型采集系统中采集器的DAC的同步。
-
公开(公告)号:CN206024383U
公开(公告)日:2017-03-15
申请号:CN201620930178.0
申请日:2016-08-23
Applicant: 杭州锐达数字技术有限公司
IPC: H05K7/20
Abstract: 本实用新型公开了一种手持设备的散热装置,其技术要点是包括热管支撑件、热管烧结管和铜鳍片,其特征是:所述铜鳍片上设置有通孔,所述热管烧结管穿过通孔,且与通孔焊接,所述热管烧结管包括连接部和延伸部,所述连接部的轴向面积大于大于延伸部的轴向面积,所述连接部焊接于通孔中。本实用新型的目的是有效的增加了热管烧结管与铜鳍片的接触面,以增加热传递效果,从而起到有效的散热功能。
-
公开(公告)号:CN204990283U
公开(公告)日:2016-01-20
申请号:CN201520774757.6
申请日:2015-10-07
Applicant: 杭州锐达数字技术有限公司
IPC: G06F13/16
Abstract: 一种用于采集器的双存储控制器,所述双存储控制器包括能够兼容USB、SATA、SD/MMC接口并对进行接收和发送的时序控制模块,响应所述时序控制模块的接收信号和发送信号并输出对应接收命令和发送命令的控制模块,对数据进行中转、缓存、分析和校验的管理模块,按照所述接收模块的接收命令从数据接收区读取数据的接收模块,按照所述接收模块的发送命令向数据发送区发送数据的发送模块,直接与数据存储设备相连的接口电路模块。本发明的用于采集器的双存储控制器,能够满足数据采集的高效、安全和实时的需求,而且能够兼容诸如USB、SATA、SD/MMC等接口,容量大。
-
公开(公告)号:CN204993309U
公开(公告)日:2016-01-20
申请号:CN201520774826.3
申请日:2015-10-07
Applicant: 杭州锐达数字技术有限公司
IPC: H03M1/12
Abstract: 一种档位自适应采集装置,包括带有接收模拟输入信号的信号输入接口的模拟调理电路模块、对所述模拟调理电路模块初步调理后的信号进行转换并得到第一档位数据的第一档位模拟转换模块及对所述模拟调理电路模块初步调理后的信号进行转换并得到第二档位数据的第二档位模拟转换模块、对所述第一档位数据及第二档位数据分别进行数字量化的模数转换器、对模数转换器量化后的数字信号进行逻辑处理并输出合适档位数据的逻辑处理模块。采用本实用新型的档位自适应采集装置,能够通过对周期性信号检测识别,根据不同的变化范围,自动切换档位,大大提高测量精确度,有效减少失真现象。
-
公开(公告)号:CN204993302U
公开(公告)日:2016-01-20
申请号:CN201520776349.4
申请日:2015-10-07
Applicant: 杭州锐达数字技术有限公司
Abstract: 一种全数字低频锁相环,包括同时接收参考时钟和本地时钟信号并输出相位差及相位超前滞后信号的数字鉴相器、与所述数字鉴相器输出端相连接收相位差并根据相位差输出相应加减脉冲串的数字环路滤波器、与所述数字环路滤波器输入端相连检测所述环路滤波器的随机徘徊计数器的进位信号并输出控制锁相环是否锁定的控制信号的锁定检测器、与所述数字环路滤波器及所述锁定检测器输出端相连接受加减脉冲串和相位超前滞后控制信号调节并输出时钟频率相位的数字压控振荡器。采用本实用新型的全数字低频锁相环,可以明显的提高追踪速度,锁相时也能满足精度要求,同时,避免锁相环的输出抖动。
-
-
-
-
-