-
公开(公告)号:CN100578597C
公开(公告)日:2010-01-06
申请号:CN200610084410.4
申请日:2006-05-19
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
CPC classification number: G09G3/3648 , G02F1/13454 , G09G3/3611 , G09G2300/0408 , G09G2310/0294 , G09G2330/021 , G09G2360/18 , G11C7/1006 , G11C7/1012 , G11C7/1051 , G11C11/4091 , G11C11/4093 , G11C11/4096
Abstract: 一种显示器件具有形成在第一承载基板上的、具有电容的数据保持电路和具有多个象素电极的显示部分。在该显示器件中,在显示部分的上方设置与第一承载基板相对设置的第二承载基板,但相对基板没有出现在设置有数据保持电路的区域的上方。由此能够减小数据保持电路的寄生电容。因此,还能够减小数据保持电路中的电容并减小所需的面积。在每一帧时间间隔内,向液晶模块串行发送所有象素的显示数据,而无需高速传输,并且由于在与显示器件基板相同的基板上形成控制器IC和接口电路,所以能够减小尺寸。
-
公开(公告)号:CN101320754A
公开(公告)日:2008-12-10
申请号:CN200810136034.8
申请日:2005-09-19
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
IPC: H01L29/786 , G09G3/36
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/027 , G09G2310/0289 , G09G2310/0297
Abstract: 通过抑制由于发生在利用具有浮置体的MOS晶体管的电路中的滞后效应所引起的操作故障,提供了一种电特性优异的器件。此外,改善了包括这些MOS晶体管作为组件的读出放大器电路和锁存电路的敏感度。在第一时间段(有效时间段)中,使用MOS晶体管的电特性,输出除第一电路以外的其他电路所需的信号,以及在除第一时间段以外的第二时间段(空闲时间段)中,在MOS晶体管的栅极和源极之间,施加不小于这些MOS晶体管的阈值电压的阶梯波形电压。
-
公开(公告)号:CN1971698A
公开(公告)日:2007-05-30
申请号:CN200610084410.4
申请日:2006-05-19
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
CPC classification number: G09G3/3648 , G02F1/13454 , G09G3/3611 , G09G2300/0408 , G09G2310/0294 , G09G2330/021 , G09G2360/18 , G11C7/1006 , G11C7/1012 , G11C7/1051 , G11C11/4091 , G11C11/4093 , G11C11/4096
Abstract: 一种显示器件具有形成在第一承载基板上的、具有电容的数据保持电路和具有多个象素电极的显示部分。在该显示器件中,在显示部分的上方设置与第一承载基板相对设置的第二承载基板,但相对基板没有出现在设置有数据保持电路的区域的上方。由此能够减小数据保持电路的寄生电容。因此,还能够减小数据保持电路中的电容并减小所需的面积。在每一帧时间间隔内,向液晶模块串行发送所有象素的显示数据,而无需高速传输,并且由于在与显示器件基板相同的基板上形成控制器IC和接口电路,所以能够减小尺寸。
-
公开(公告)号:CN101089929B
公开(公告)日:2011-04-20
申请号:CN200710110173.9
申请日:2007-06-14
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
Inventor: 高取宪一
CPC classification number: G01R31/319 , G01R31/31917 , G09G3/006
Abstract: 本发明提供了一种电路面积减小和能够控制成本小幅增加的检测系统。检测电路插入在第一电路和第二电路之间。此外,检测电路包括信令控制部分和检测输出部分。信令控制部分控制第一电路和第二电路之间的信令。此外,检测输出部分经过检测电路输出第一电路的检测输出。本发明中,信令控制部分和检测输出部分共享部分电路从而实现它们自身的功能。此外,第一电路、第二电路和检测电路位于同一衬底上。检测电路用于在信令控制部分和检测输出部分之间切换。
-
公开(公告)号:CN101034218A
公开(公告)日:2007-09-12
申请号:CN200710085708.1
申请日:2007-03-06
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
CPC classification number: G09G3/20 , G09G3/3685 , G09G2300/0408 , G09G2300/0452 , G09G2310/027
Abstract: 提供了一种显示装置,其能够减小驱动电路规模并减少框架。在支持基板上提供其中以矩阵提供像素的显示区域、用于驱动扫描线的扫描线驱动电路和用于驱动信号线的信号线驱动电路。在显示区域中的像素用多个电构成。每个电都对应于某种颜色的滤色器。该点是横向长的形状,即为在沿着扫描线的方向上延伸的形状。换句话说,每个点都是在与信号线驱动电路的纵向方向平行地延伸的形状。滤色器例如是横向带状类型。
-
公开(公告)号:CN101800019A
公开(公告)日:2010-08-11
申请号:CN200910254093.X
申请日:2007-03-06
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
CPC classification number: G09G3/20 , G09G3/3685 , G09G2300/0408 , G09G2300/0452 , G09G2310/027
Abstract: 本发明提供一种显示装置、使用该显示装置的近眼设备和便携终端。其中该显示装置包括:显示部分,其中在第一方向和第二方向上以矩阵方式将像素设置在支持基板上,每一个像素都是由多个点构成的;第一电路,其提供在支持基板上的显示部分的外侧上;以及第二电路,其规模大于第一电路的规模,其提供在显示部分的外侧上,其中所述点是在第一方向上的平均长度比在第二方向上的平均长度长的形状,每个点具有滤色器,其中滤色器通过每个点对应于多种颜色之一,每个像素中的点是五片瓦布局,并且其中第一电路提供在第一方向上设置的像素的外侧上,第二电路提供在第二方向上设置的像素的外侧上。
-
公开(公告)号:CN101089929A
公开(公告)日:2007-12-19
申请号:CN200710110173.9
申请日:2007-06-14
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
Inventor: 高取宪一
CPC classification number: G01R31/319 , G01R31/31917 , G09G3/006
Abstract: 本发明提供了一种电路面积减小和能够控制成本小幅增加的检测系统。检测电路插入在第一电路和第二电路之间。此外,检测电路包括信令控制部分和检测输出部分。信令控制部分控制第一电路和第二电路之间的信令。此外,检测输出部分经过检测电路输出第一电路的检测输出。本发明中,信令控制部分和检测输出部分共享部分电路从而实现它们自身的功能。此外,第一电路、第二电路和检测电路位于同一衬底上。检测电路用于在信令控制部分和检测输出部分之间切换。
-
公开(公告)号:CN100555375C
公开(公告)日:2009-10-28
申请号:CN200510104135.3
申请日:2005-09-19
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
IPC: G09G3/20
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/027 , G09G2310/0289 , G09G2310/0297
Abstract: 通过抑制由于发生在利用具有浮置体的MOS晶体管的电路中的滞后效应所引起的操作故障,提供了一种电特性优异的器件。此外,改善了包括这些MOS晶体管作为组件的读出放大器电路和锁存电路的敏感度。在第一时间段(有效时间段)中,使用MOS晶体管的电特性,输出除第一电路以外的其他电路所需的信号,以及在除第一时间段以外的第二时间段(空闲时间段)中,在MOS晶体管的栅极和源极之间,施加不小于这些MOS晶体管的阈值电压的阶梯波形电压。
-
公开(公告)号:CN101738771A
公开(公告)日:2010-06-16
申请号:CN200910262404.7
申请日:2007-03-06
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
CPC classification number: G09G3/20 , G09G3/3685 , G09G2300/0408 , G09G2300/0452 , G09G2310/027
Abstract: 本发明提供一种显示装置、使用该显示装置的近眼设备和便携终端。其中该显示装置包括:显示部分,其中在第一方向和第二方向上以矩阵方式将像素设置在支持基板上,每一个像素都是由多个点构成的,显示部分具有非矩形外部形状;第一电路,其提供在支持基板上的显示部分的外侧上;以及第二电路,其规模大于第一电路的规模,其提供在显示部分的外侧上,其中所述点是在第一方向上比在第二方向上长的形状,像素是在第一方向上和在第二方向上具有基本相同长度的形状,其中第一电路提供在第一方向上设置的像素的外侧上,第二电路提供在第二方向上设置的像素的外侧上。
-
公开(公告)号:CN101527133A
公开(公告)日:2009-09-09
申请号:CN200910128536.0
申请日:2005-09-19
Applicant: 日本电气株式会社 , NEC液晶技术株式会社
IPC: G09G3/36
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/027 , G09G2310/0289 , G09G2310/0297
Abstract: 一种读出放大器电路、一种显示设备以及一种半导体器件。通过抑制由于发生在利用具有浮置体的MOS晶体管的电路中的滞后效应所引起的操作故障,提供了一种电特性优异的器件。此外,改善了包括这些MOS晶体管作为组件的读出放大器电路和锁存电路的敏感度。在第一时间段(有效时间段)中,使用MOS晶体管的电特性,输出除第一电路以外的其他电路所需的信号,以及在除第一时间段以外的第二时间段(空闲时间段)中,在MOS晶体管的栅极和源极之间,施加不小于这些MOS晶体管的阈值电压的阶梯波形电压。
-
-
-
-
-
-
-
-
-