-
公开(公告)号:CN116225490B
公开(公告)日:2023-12-22
申请号:CN202310067066.1
申请日:2023-01-30
Applicant: 无锡沐创集成电路设计有限公司
IPC: G06F8/65
Abstract: 一种存储器固件的升级方法、升级装置、电子设备及介质,应用于计算机领域。该方法包括:运行第一固件;对目标事件进行检测;在检测到上述目标事件没有被触发的情况下,利用上述第一固件计算第二固件的第一循环冗余校验值;在确定上述第一循环冗余校验值等于上述第二循环冗余校验值的情况下,运行上述第二固件;在上述第二固件运行失败的情况下,生成触发指令,以基于上述触发指令触发上述目标事件,上述触发上述目标事件适用于控制上述存储器运行上述第一固件;在上述第二固件运行成功的情况下,确定上述第二固件升级成功;其中,上述第一固件预先烧录在上述存储器的第一分区,上述第二固件存储在上述存储器的第二分区。
-
公开(公告)号:CN116028426B
公开(公告)日:2023-08-15
申请号:CN202310309334.6
申请日:2023-03-28
Applicant: 无锡沐创集成电路设计有限公司
IPC: G06F15/173 , G06F13/42 , H04L49/901 , H04L49/90
Abstract: 本申请涉及计算机网卡技术领域,公开了一种多PCIe通路网卡及上送报文的单网口网卡驱动方法。所述多PCIe通路网卡包括:多个PCIeIPCore,一端通过AHB总线分别与主时钟模块和MACIPCore电连接,另一端通过具备相同或不同PCIe通道的PCIe插槽与PHY模块电连接,用于配置多个PCIe通路。通过FPGA实现了网卡的相关功能,并将PCIe通路分成一个主PCIe通路和多个从属PCIe通路;解决了网口上行通路跟CPU交互的物理带宽瓶颈,提升了网口性能;可适用于更多不同类型的主机;解决了现有条件下网卡所支持的PCIe接口类型和PCIe接口个数受限制的问题。
-
公开(公告)号:CN115344881B
公开(公告)日:2023-07-04
申请号:CN202211276219.5
申请日:2022-10-19
Applicant: 无锡沐创集成电路设计有限公司
Abstract: 本申请公开了一种硬盘加密解密装置、方法、硬盘及I/O接口。所述装置包括:第一接口模块,与第一存储模块电连接,用于连接上位机;第二接口模块,与第二存储模块电连接,用于连接目标硬盘;第一存储模块,分别与第一接口模块和加密解密模块连接,用于存储待加密数据;第二存储模块,分别与第二接口模块和加密解密模块电连接,用于存储对待加密数据加密后得到的已加密数据;加密解密模块,用于对待加密数据执行加密操作;控制模块,用于初始化接口模块和加密解密模块;其中,第一存储模块和第二存储模块均包括FIFO存储器。数据流控由硬件通过总线控制,可传输任意长度的数据,减少了拷贝次数,提高了操作效率和传输速度,控制器占用率低。
-
公开(公告)号:CN115577397A
公开(公告)日:2023-01-06
申请号:CN202211568617.4
申请日:2022-12-08
Applicant: 无锡沐创集成电路设计有限公司
Abstract: 本发明提供了一种数据处理方法、装置、设备及存储介质,涉及计算机技术领域。数据处理方法包括:响应于多个进程发送的多个运算请求,生成多个请求数据包;将多个请求数据包存入请求消息队列中,多个请求数据包在请求消息队列中被分别配置有标记地址和进程编号,使密码芯片依次对多个请求数据包进行运算,得到多个响应数据包;在密码芯片将多个响应数据包存入响应消息队列后,控制多个进程根据标记地址和进程编号,依次获取多个响应数据包。通过为多个数据包分别配置标记地址和进程编号,使每个数据包与进程关联。在多个进程共享一组消息队列时,数据包可以准确返回给对应的进程,解决了由于有限的消息队列造成的密码芯片使用率低的问题。
-
公开(公告)号:CN116225490A
公开(公告)日:2023-06-06
申请号:CN202310067066.1
申请日:2023-01-30
Applicant: 无锡沐创集成电路设计有限公司
IPC: G06F8/65
Abstract: 一种存储器固件的升级方法、升级装置、电子设备及介质,应用于计算机领域。该方法包括:运行第一固件;对目标事件进行检测;在检测到上述目标事件没有被触发的情况下,利用上述第一固件计算第二固件的第一循环冗余校验值;在确定上述第一循环冗余校验值等于上述第二循环冗余校验值的情况下,运行上述第二固件;在上述第二固件运行失败的情况下,生成触发指令,以基于上述触发指令触发上述目标事件,上述触发上述目标事件适用于控制上述存储器运行上述第一固件;在上述第二固件运行成功的情况下,确定上述第二固件升级成功;其中,上述第一固件预先烧录在上述存储器的第一分区,上述第二固件存储在上述存储器的第二分区。
-
公开(公告)号:CN115344881A
公开(公告)日:2022-11-15
申请号:CN202211276219.5
申请日:2022-10-19
Applicant: 无锡沐创集成电路设计有限公司
Abstract: 本申请公开了一种硬盘加密解密装置、方法、硬盘及I/O接口。所述装置包括:第一接口模块,与第一存储模块电连接,用于连接上位机;第二接口模块,与第二存储模块电连接,用于连接目标硬盘;第一存储模块,分别与第一接口模块和加密解密模块连接,用于存储待加密数据;第二存储模块,分别与第二接口模块和加密解密模块电连接,用于存储对待加密数据加密后得到的已加密数据;加密解密模块,用于对待加密数据执行加密操作;控制模块,用于初始化接口模块和加密解密模块;其中,第一存储模块和第二存储模块均包括FIFO存储器。数据流控由硬件通过总线控制,可传输任意长度的数据,减少了拷贝次数,提高了操作效率和传输速度,控制器占用率低。
-
公开(公告)号:CN116028426A
公开(公告)日:2023-04-28
申请号:CN202310309334.6
申请日:2023-03-28
Applicant: 无锡沐创集成电路设计有限公司
IPC: G06F15/173 , G06F13/42 , H04L49/901 , H04L49/90
Abstract: 本申请涉及计算机网卡技术领域,公开了一种多PCIe通路网卡及上送报文的单网口网卡驱动方法。所述多PCIe通路网卡包括:多个PCIeIPCore,一端通过AHB总线分别与主时钟模块和MACIPCore电连接,另一端通过具备相同或不同PCIe通道的PCIe插槽与PHY模块电连接,用于配置多个PCIe通路。通过FPGA实现了网卡的相关功能,并将PCIe通路分成一个主PCIe通路和多个从属PCIe通路;解决了网口上行通路跟CPU交互的物理带宽瓶颈,提升了网口性能;可适用于更多不同类型的主机;解决了现有条件下网卡所支持的PCIe接口类型和PCIe接口个数受限制的问题。
-
公开(公告)号:CN115861082B
公开(公告)日:2023-04-28
申请号:CN202310193024.2
申请日:2023-03-03
Applicant: 无锡沐创集成电路设计有限公司
IPC: G06T3/40 , G06F15/173 , G06T1/60 , H04N23/90 , H04N23/60
Abstract: 本申请公开了一种低延时图片拼接系统及方法。所述系统通过将相机队列与RDMA的QP队列进行绑定,无需将图片从相机队列里面拷贝到内存,暂存在相机队列里面即可实时通过对应绑定的QP队列进行发送;另外,通过预先申请连续、且存储大小与接收到的多路图片的大小总和匹配的指定内存,然后将接收到的多路图片的通道数据,按照图片存储格式的数据存储结构顺序直接存储至指定内存中,即可完成对多路图片的拼接,省去CPU参与处理图片拼接所带来较高的额外时延,极大地减少时延。
-
公开(公告)号:CN115861082A
公开(公告)日:2023-03-28
申请号:CN202310193024.2
申请日:2023-03-03
Applicant: 无锡沐创集成电路设计有限公司
IPC: G06T3/40 , G06F15/173 , G06T1/60 , H04N23/90 , H04N23/60
Abstract: 本申请公开了一种低延时图片拼接系统及方法。所述系统通过将相机队列与RDMA的QP队列进行绑定,无需将图片从相机队列里面拷贝到内存,暂存在相机队列里面即可实时通过对应绑定的QP队列进行发送;另外,通过预先申请连续、且存储大小与接收到的多路图片的大小总和匹配的指定内存,然后将接收到的多路图片的通道数据,按照图片存储格式的数据存储结构顺序直接存储至指定内存中,即可完成对多路图片的拼接,省去CPU参与处理图片拼接所带来较高的额外时延,极大地减少时延。
-
公开(公告)号:CN115577397B
公开(公告)日:2023-03-10
申请号:CN202211568617.4
申请日:2022-12-08
Applicant: 无锡沐创集成电路设计有限公司
Abstract: 本发明提供了一种数据处理方法、装置、设备及存储介质,涉及计算机技术领域。数据处理方法包括:响应于多个进程发送的多个运算请求,生成多个请求数据包;将多个请求数据包存入请求消息队列中,多个请求数据包在请求消息队列中被分别配置有标记地址和进程编号,使密码芯片依次对多个请求数据包进行运算,得到多个响应数据包;在密码芯片将多个响应数据包存入响应消息队列后,控制多个进程根据标记地址和进程编号,依次获取多个响应数据包。通过为多个数据包分别配置标记地址和进程编号,使每个数据包与进程关联。在多个进程共享一组消息队列时,数据包可以准确返回给对应的进程,解决了由于有限的消息队列造成的密码芯片使用率低的问题。
-
-
-
-
-
-
-
-
-