-
公开(公告)号:CN113206672B
公开(公告)日:2024-07-26
申请号:CN202110138244.6
申请日:2021-02-01
Applicant: 意法半导体股份有限公司
IPC: H03M3/02
Abstract: 本公开涉及用于Δ‑∑调制器的补偿电路、对应设备和方法。一种Δ‑∑调制电路具有采样周期,并且在操作中基于模拟输入信号生成Δ‑∑调制信号。Δ‑∑调制电路包括:第一积分器、模数转换器、耦合在输出接口与第一积分器的输入之间的反馈环路、耦合在第一积分器与模数转换器之间的第二积分器。Δ‑∑调制电路具有环路延迟补偿电路,该环路延迟补偿电路具有多个开关。环路延迟补偿电路在操作中基于持续时间为采样周期的一半的时间间隔来控制多个开关,并且生成环路延迟补偿信号。
-
公开(公告)号:CN113206648A
公开(公告)日:2021-08-03
申请号:CN202110123372.3
申请日:2021-01-29
Applicant: 意法半导体股份有限公司
Inventor: R·莫达法里
IPC: H03F3/45
Abstract: 实施例公开了放大器电路、对应的比较器装置和方法。一种前置放大器电路,包括第一对晶体管和第二对晶体管,该第一对晶体管和第二对晶体管具有在第一和第二输出节点处耦合的穿过其中的电流流动路径,并且在电源节点和地的中间提供第一和第二电流流动线。这两对晶体管包括:第一和第二输入晶体管,位于提供相应输入节点的电源节点和接地之一与输出节点的中间;第一和第二负载晶体管,位于电源节点和接地之一与输出节点的中间。负载晶体管具有电容性地耦合到电源节点和地中的另一个的控制端子,并且提供了复位开关装置,该复位开关装置可周期性地激活以将第一输出节点、第二输出节点以及第一负载晶体管和第二负载晶体管的控制端子短接。
-
公开(公告)号:CN113206672A
公开(公告)日:2021-08-03
申请号:CN202110138244.6
申请日:2021-02-01
Applicant: 意法半导体股份有限公司
IPC: H03M3/02
Abstract: 本公开涉及用于Δ‑∑调制器的补偿电路、对应设备和方法。一种Δ‑∑调制电路具有采样周期,并且在操作中基于模拟输入信号生成Δ‑∑调制信号。Δ‑∑调制电路包括:第一积分器、模数转换器、耦合在输出接口与第一积分器的输入之间的反馈环路、耦合在第一积分器与模数转换器之间的第二积分器。Δ‑∑调制电路具有环路延迟补偿电路,该环路延迟补偿电路具有多个开关。环路延迟补偿电路在操作中基于持续时间为采样周期的一半的时间间隔来控制多个开关,并且生成环路延迟补偿信号。
-
公开(公告)号:CN114944821A
公开(公告)日:2022-08-26
申请号:CN202210134430.7
申请日:2022-02-14
Applicant: 意法半导体股份有限公司
Abstract: 本公开的实施例涉及多级放大器电路和方法。一种用于启动多级放大器电路的电路,包括输入节点对和至少两个输出节点,其被配置为耦合到多级放大器电路。启动差分级包括差分晶体管对,该差分晶体管对具有耦合到该对输入节点的相应控制端子,并且该差分晶体管对中的每个晶体管具有在相应的输出节点和共用源极端子之间的、穿过晶体管的相应电流路径。启动差分级被配置为感测多级放大器电路的第一差分级处的共模压降。电流镜电路装置包括耦合到差分晶体管对的共用端子并且耦合到至少两个输出节点的两个输出节点的多个晶体管。
-
公开(公告)号:CN106374873A
公开(公告)日:2017-02-01
申请号:CN201610179554.1
申请日:2016-03-25
Applicant: 意法半导体股份有限公司
Abstract: 本公开提供九十度移相器电路以及相对应的九十度相位移动方法。其执行在输入频率(fz)处的具有相同的输入频率(fz)的正弦输入信号(Vip,Vin)的九十度相位移动的移相器(10)设想有:连续时间全通滤波器级(12),其接收正弦输入信号并且生成输出信号(Vop;Von),输出信号(Vop;Von)在作为全通滤波器级(12)的RC时间常数的函数的相移频率(f90)处相位移动了90°;以及校准级(16),其耦合到全通滤波器级(12)并且生成用于全通滤波器级(12)的校准信号(Sc),使得相移频率(f90)等于正弦输入信号的输入频率(fz),而不管输入频率(fz)和/或RC时间常数的值相对于标称值的变化。
-
公开(公告)号:CN115514333A
公开(公告)日:2022-12-23
申请号:CN202210711583.3
申请日:2022-06-22
Applicant: 意法半导体股份有限公司
Abstract: 本公开的实施例涉及电荷放大电路和方法。一种电路包括放大器、偏置电压节点和第一组开关,该第一组开关被配置成:基于具有第一值的第一复位信号,将第一和第二输入节点耦联到偏置电压节点,并且耦联放大器的第一和第二输出节点。第一和第二反馈支路各自包括相应的RC网络,该RC网络包括多个电容。第一和第二反馈支路还包括在输入节点和电容中间的第二组开关以及在输入节点和多个电容中间的第三组开关。这些开关基于具有第一值的第二复位信号选择性地将电容耦联到输入节点和输出节点。第二复位信号在超过时间间隔(在该时间间隔中,第一复位信号具有第一值)的确定的时间间隔内保持第一值。
-
公开(公告)号:CN115242248A
公开(公告)日:2022-10-25
申请号:CN202210424374.0
申请日:2022-04-21
Applicant: 意法半导体股份有限公司
IPC: H03M3/00
Abstract: 本公开的各实施例涉及Δ‑Σ调制器的自校准电路、对应设备和方法。一种Δ‑Σ调制器包括:量化器;信号传播路径,包括被耦合在输入节点与量化器之间的多个级联积分器;以及反馈网络,包括多个数模转换器。在校准操作模式下,反馈网络的多个数模转换器中的第一数模转换器接收包括周期性交替数字序列的信号,第一数模转换器被耦合到多个级联积分器中的第一积分器,多个级联积分器中除第一积分器之外的积分器在增益操作模式下操作,Δ‑Σ调制器基于包括周期性交替数字序列的信号来在量化器的输出处生成数字测试信号,并且校准电路系统基于数字测试信号和参考数字字来生成校准信号。
-
公开(公告)号:CN106374873B
公开(公告)日:2019-10-01
申请号:CN201610179554.1
申请日:2016-03-25
Applicant: 意法半导体股份有限公司
Abstract: 本公开提供九十度移相器电路以及相对应的九十度相位移动方法。其执行在输入频率(fz)处的具有相同的输入频率(fz)的正弦输入信号(Vip,Vin)的九十度相位移动的移相器(10)设想有:连续时间全通滤波器级(12),其接收正弦输入信号并且生成输出信号(Vop;Von),输出信号(Vop;Von)在作为全通滤波器级(12)的RC时间常数的函数的相移频率(f90)处相位移动了90°;以及校准级(16),其耦合到全通滤波器级(12)并且生成用于全通滤波器级(12)的校准信号(Sc),使得相移频率(f90)等于正弦输入信号的输入频率(fz),而不管输入频率(fz)和/或RC时间常数的值相对于标称值的变化。
-
公开(公告)号:CN215682235U
公开(公告)日:2022-01-28
申请号:CN202120251395.8
申请日:2021-01-29
Applicant: 意法半导体股份有限公司
Inventor: R·莫达法里
IPC: H03F3/45
Abstract: 实施例公开了电路和比较器。一种前置放大器电路,包括第一对晶体管和第二对晶体管,该第一对晶体管和第二对晶体管具有在第一和第二输出节点处耦合的穿过其中的电流流动路径,并且在电源节点和地的中间提供第一和第二电流流动线。这两对晶体管包括:第一和第二输入晶体管,位于提供相应输入节点的电源节点和接地之一与输出节点的中间;第一和第二负载晶体管,位于电源节点和接地之一与输出节点的中间。负载晶体管具有电容性地耦合到电源节点和地中的另一个的控制端子,并且提供了复位开关装置,该复位开关装置可周期性地激活以将第一输出节点、第二输出节点以及第一负载晶体管和第二负载晶体管的控制端子短接。
-
公开(公告)号:CN205883201U
公开(公告)日:2017-01-11
申请号:CN201620241850.5
申请日:2016-03-25
Applicant: 意法半导体股份有限公司
CPC classification number: H03H11/18 , G01C19/5776 , G01C25/005 , H03H2210/043
Abstract: 为了降低能量消耗和占据面积,本公开提供九十度移相器电路和MEMS陀螺仪。其执行在输入频率(fz)处的具有相同的输入频率(fz)的正弦输入信号(Vip,Vin)的九十度相位移动的移相器收正弦输入信号并且生成输出信号(Vop;Von),输出信号(Vop;Von)在作为全通滤波器级(12)的RC时间常数的函数的相移频率(f90)处相位移动了90°;以及校准级(16),其耦合到全通滤波器级(12)并且生成用于全通滤波器级(12)的校准信号(Sc),使得相移频率(f90)等于正弦输入信号的输入频率(fz),而不管输入频率(fz)和/或RC时间常数的值相对于标称值的变化。实施例在电路资源方面支出有限并且能量消耗有限。(10)设想有:连续时间全通滤波器级(12),其接
-
-
-
-
-
-
-
-
-