一种交换芯片、主机与端点设备通信系统

    公开(公告)号:CN118921335A

    公开(公告)日:2024-11-08

    申请号:CN202410977127.2

    申请日:2024-07-19

    摘要: 本发明涉及芯片设计技术领域,公开了一种交换芯片、主机与端点设备通信系统,交换芯片的编号转换模块获取主机发送的第一请求报文,将第一请求报文中的第一请求者本地域编号转换为第一请求者全局域编号,将转换后的第一请求报文发送至第一请求报文中第一目标端点设备地址对应的第一端点设备;获取第一端点设备发送的第一响应报文,如果第一响应报文包括第一请求者全局域编号,将第一响应报文中的第一请求者全局域编号转换为第一请求者本地域编号,第一应答者全局域编号转换为第一应答者本地域编号,将转换后的第一响应报文发送至对应的主机。解决了利用大量非透明桥实现主机与端点设备的跨域通信,导致芯片的复杂程度高、芯片成本大的问题。

    PCI-E非透明桥的地址转换方法、装置、设备及介质

    公开(公告)号:CN117978775A

    公开(公告)日:2024-05-03

    申请号:CN202410148710.2

    申请日:2024-01-31

    IPC分类号: H04L61/2596

    摘要: 本申请公开了一种PCI‑E非透明桥的地址转换方法、装置、设备及介质,涉及计算机技术领域。该方法包括:获取事务层数据包,并判断事务层数据包中是否携带事务层数据包前缀;若事务层数据包中携带所述事务层数据包前缀,则按照预设格式定义规则对所述事务层数据包前缀进行定义,以利用所述事务层数据包前缀携带地址转换信息;当所述事务层数据包到达非透明端点的端口时,根据所述地址转换信息对所述事务层数据包进行地址转换,以得到转换后的事务层数据包地址;基于所述转换后的事务层数据包地址触发针对所述事务层数据包的转发操作,以将所述事务层数据包转发至目标域。通过本申请的技术方案,极大地拓展了PCI‑E域之间的空间映射能力。

    一种流表老化控制方法、系统、设备及可读存储介质

    公开(公告)号:CN116016313A

    公开(公告)日:2023-04-25

    申请号:CN202211712121.X

    申请日:2022-12-29

    IPC分类号: H04L45/02 H04L45/00

    摘要: 本发明属于计算机网络传输领域,具体涉及一种流表老化控制方法、系统、设备及可读存储介质。其中方法包括:根据数据流产生的先后顺序构建流链接表,并将流链接表与对应的记录表中对应的元素建立对应的联系;从流链接表的表头开始判断流链接表中的数据流的生成时间是否大于预定时间;响应于存在对应的数据流的生成时间大于预定时间,将数据流从对应的记录表以及流链接表中清除。通过本发明提出的一种流表老化控制方法以创建的流链接表对流表的访问次序予以排序,使得老化检测有的放矢,避免了SOC上的CPU大量无效的轮询操作,显著的减少了CPU的消耗,无需对CT表频繁读写,同时也释放了PCIe与DDR的带宽占用,支持硬件的自动老化和软件老化,灵活友好,用户可自行选择。

    一种FPGA原型验证平台移植的方法、装置、设备及介质

    公开(公告)号:CN116384304A

    公开(公告)日:2023-07-04

    申请号:CN202310275803.7

    申请日:2023-03-17

    IPC分类号: G06F30/331 G06F115/06

    摘要: 本发明提供了一种FPGA原型验证平台移植的方法、装置、设备及可读介质,方法包括:将ASIC设计的工程文件导入FPGA原型环境的工程中;识别ASIC设计中的每一个锁相环工艺库模块,并分析出锁相环的相关参数,并基于分析的参数生成FPGA原型验证平台的锁相环IP模块;识别ASIC设计中的每一个存储器工艺库模块,并分析出存储器模块的相关参数,并基于分析的参数生成FPGA原型验证平台的存储器IP模块;基于ASIC设计中的IO PAD工艺库模块生成FPGA原型验证平台内的双向IO端口控制逻辑模块,并将ASIC设计中管脚的信息同步到FPGA原型验证平台中。通过使用本发明的方案,能够提高ASIC设计向FPGA原型移植的工作效率,减小由于失误造成的返工和重复工作。