-
公开(公告)号:CN110572146A
公开(公告)日:2019-12-13
申请号:CN201910809744.0
申请日:2019-08-29
Applicant: 安徽大学
IPC: H03K19/003 , H03K3/3565
Abstract: 本发明涉及一种容忍任意三节点翻转并过滤瞬态脉冲的锁存器,包括:三个分别由6对PN晶体管构建的存储模块,即第一存储模块DICE1、第二存储模块DICE2和第三存储模块DICE3;三个反相器,即第一反相器Inv1、第二反相器Inv2和第三反相器Inv3;一个施密特触发器,即ST;六个传输门,即第一传输门TG1、第二传输门TG2、第三传输门TG3、第四传输门TG4、第五传输门TG5和第六传输门TG6。本发明不仅使用了互相反馈的六对PN晶体管构建三个用于存储数据的同构的存储模块,还使用了施密特触发器对脉冲错误进行修正,不但实现了对任意双节点翻转的完全容忍,而且实现了对任意三节点翻转的完全容忍,同时具有SET脉冲过滤的功能。
-
公开(公告)号:CN110572146B
公开(公告)日:2022-10-14
申请号:CN201910809744.0
申请日:2019-08-29
Applicant: 安徽大学
IPC: H03K19/003 , H03K3/3565
Abstract: 本发明涉及一种容忍任意三节点翻转并过滤瞬态脉冲的锁存器,包括:三个分别由6对PN晶体管构建的存储模块,即第一存储模块DICE1、第二存储模块DICE2和第三存储模块DICE3;三个反相器,即第一反相器Inv1、第二反相器Inv2和第三反相器Inv3;一个施密特触发器,即ST;六个传输门,即第一传输门TG1、第二传输门TG2、第三传输门TG3、第四传输门TG4、第五传输门TG5和第六传输门TG6。本发明不仅使用了互相反馈的六对PN晶体管构建三个用于存储数据的同构的存储模块,还使用了施密特触发器对脉冲错误进行修正,不但实现了对任意双节点翻转的完全容忍,而且实现了对任意三节点翻转的完全容忍,同时具有SET脉冲过滤的功能。
-