图像处理装置
    1.
    发明授权

    公开(公告)号:CN112385206B

    公开(公告)日:2022-06-28

    申请号:CN201880095501.9

    申请日:2018-07-11

    Abstract: 图像处理装置具备:摄像元件;数据缓冲器;摄像接口部,其读出来自所述摄像元件的图像数据而生成摄像信号,并将生成的所述摄像信号写入到所述数据缓冲器;摄像处理部,其读出写入到所述数据缓冲器的所述摄像信号并对所述摄像信号进行图像处理;同步信号生成部,其生成与所述摄像元件同步的同步信号;以及时钟频率控制部,其基于所述同步信号,控制向所述摄像处理部输入的时钟的时钟频率,所述时钟频率控制部在所述同步信号的有效期间开始后,使所述时钟频率变化。

    图像处理装置
    2.
    发明公开

    公开(公告)号:CN112385206A

    公开(公告)日:2021-02-19

    申请号:CN201880095501.9

    申请日:2018-07-11

    Abstract: 图像处理装置具备:摄像元件;数据缓冲器;摄像接口部,其读出来自所述摄像元件的图像数据而生成摄像信号,并将生成的所述摄像信号写入到所述数据缓冲器;摄像处理部,其读出写入到所述数据缓冲器的所述摄像信号并对所述摄像信号进行图像处理;同步信号生成部,其生成与所述摄像元件同步的同步信号;以及时钟频率控制部,其基于所述同步信号,控制向所述摄像处理部输入的时钟的时钟频率,所述时钟频率控制部在所述同步信号的有效期间开始后,使所述时钟频率变化。

    数据传送装置和数据传送方法

    公开(公告)号:CN114503089A

    公开(公告)日:2022-05-13

    申请号:CN201980101132.4

    申请日:2019-12-05

    Abstract: 数据传送装置具备:多个主机,它们具有缓冲器,基于所述缓冲器的数据量计算剩余时间计数值;存储系统,其与所述多个主机进行数据传送,具有间歇性地禁止来自所述多个主机的访问的存储器访问禁止期间;总线仲裁器,其基于所述剩余时间计数值进行所述多个主机的仲裁;以及剩余时间计数值调整部,其对所述多个主机中的至少一个附加剩余时间计数值偏移,该剩余时间计数值偏移调整直到所述存储器访问禁止期间的开始为止的所述剩余时间计数值。

    半导体集成电路
    4.
    发明公开

    公开(公告)号:CN112514256A

    公开(公告)日:2021-03-16

    申请号:CN201880096203.1

    申请日:2018-08-09

    Inventor: 村田豊 上野晃

    Abstract: 具备:相位同步电路,其与基准时钟信号同步,并生成对基准时钟信号进行倍频而得到的同步时钟信号;边沿检测电路,其在同步时钟信号的定时检测基准时钟信号的信号波形发生变化的边沿,并输出表示检测到边沿的定时的边沿检测信号;以及时钟分频电路,其在与边沿检测信号相应的定时被复位,生成对同步时钟信号进行分频而得到的分频时钟信号。

    半导体集成电路
    5.
    发明授权

    公开(公告)号:CN112514256B

    公开(公告)日:2025-03-21

    申请号:CN201880096203.1

    申请日:2018-08-09

    Inventor: 村田豊 上野晃

    Abstract: 具备:相位同步电路,其与基准时钟信号同步,并生成对基准时钟信号进行倍频而得到的同步时钟信号;边沿检测电路,其在同步时钟信号的定时检测基准时钟信号的信号波形发生变化的边沿,并输出表示检测到边沿的定时的边沿检测信号;以及时钟分频电路,其在与边沿检测信号相应的定时被复位,生成对同步时钟信号进行分频而得到的分频时钟信号。

    数据传送装置和数据传送方法

    公开(公告)号:CN114503089B

    公开(公告)日:2024-05-14

    申请号:CN201980101132.4

    申请日:2019-12-05

    Abstract: 数据传送装置具备:多个主机,它们具有缓冲器,基于所述缓冲器的数据量计算剩余时间计数值;存储系统,其与所述多个主机进行数据传送,具有间歇性地禁止来自所述多个主机的访问的存储器访问禁止期间;总线仲裁器,其基于所述剩余时间计数值进行所述多个主机的仲裁;以及剩余时间计数值调整部,其对所述多个主机中的至少一个附加剩余时间计数值偏移,该剩余时间计数值偏移调整直到所述存储器访问禁止期间的开始为止的所述剩余时间计数值。

Patent Agency Ranking