表项校验装置
    7.
    发明授权

    公开(公告)号:CN109086160B

    公开(公告)日:2021-11-05

    申请号:CN201810800203.7

    申请日:2018-07-18

    IPC分类号: G06F11/10

    摘要: 本发明提供了一种表项校验装置,包括:提取模块、动态调度模块、校验模块和结果分析模块,提取模块用于将提取到的校验数据中的待校验表项和N个原始校验码发送给校验模块;动态调度模块用于根据策略信息向校验模块发送N种校验电路序号;校验模块用于利用与每个校验电路序号所对应的校验电路,对待校验表项分别进行校验,将待校验表项、N个原始校验码和计算得到的N个计算校验码发送给结果分析模块;结果分析模块用于判断数据校验是否成功,若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给动态调度模块,缓解现有技术中的表项校验结果的准确性低的问题,达到了提高表项校验结果准确性的技术效果。

    串化/解串器及高速接口协议交换芯片

    公开(公告)号:CN109947681B

    公开(公告)日:2020-12-01

    申请号:CN201910212722.6

    申请日:2019-03-20

    IPC分类号: G06F13/38

    摘要: 本发明提供了一种串化/解串器及高速接口协议交换芯片;串化/解串器包括配置管理电路及设定数量的串化/解串电路;串化/解串电路包括接收器、发送器及时钟管理电路;配置管理电路接收软件定义控制电路发送的配置指令;根据配置指令,对各个串化/解串电路进行设置;时钟管理电路向接收器及发送器输出配置指令对应的时钟信号;接收器根据配置指令对应的高速接口协议将外部物理链路发送的串行数据转化为并行数据后,将并行数据发送至物理编码电路;发送器根据配置指令对应的高速接口协议将物理编码电路发送的并行数据转化为串行数据后,将串行数据发送至外部物理链路。本发明提高了串化/解串器对多种高速接口协议的适用性,提高效率。