扫描信号线驱动电路以及具备其的显示装置

    公开(公告)号:CN102667909B

    公开(公告)日:2014-02-12

    申请号:CN201080056850.3

    申请日:2010-10-14

    Abstract: 目的在于实现在各行的充电期间的结束后能够快速地使扫描信号下降的栅极驱动器。栅极驱动器包括2个移位寄存器,移位寄存器整体(410)中的第n级双稳态电路(SR(n)),从输出节点(51、52)输出状态信号(Q)作为扫描信号。与用于使输出节点(51、52)的电平基于第一时钟(CKA)变化的薄膜晶体管(T1、T11)的栅极端子连接的第一节点(netA),通过输入从第(n-2)级双稳态电路(SR(n-2))输出的状态信号(Q)作为置位信号(S)而成为导通电平,输出节点(51、52),通过输入从第(n+2)级双稳态电路(SR(n+2))输出的状态信号(Q)作为第一复位信号(R1)而成为断开电平,第一节点(netA)通过输入从第(n+3)级双稳态电路(SR(n+3))输出的状态信号(Q)作为第二复位信号(R2)而成为断开电平。

    移位寄存器、驱动电路、显示装置

    公开(公告)号:CN104254890A

    公开(公告)日:2014-12-31

    申请号:CN201380012540.5

    申请日:2013-03-05

    Abstract: 一种移位寄存器,在第1中间级和第2中间级中均设有:第1输入端子,其中输入时钟信号;第2输入端子,其中输入与上述时钟信号不同相位的时钟信号;输出端子,其通过输出晶体管连接到第1输入端子;以及设定电路,其连接到第2输入端子和输出晶体管,用于设定输出晶体管的控制端子的电位,在第2中间级中设有连接到上述设定电路并输入控制信号的控制电路,将在输入到初级的移位起始信号成为激活后直至末级的输出从激活变成非激活为止的期间设为动作期间,在输入到第2中间级的第1输入端子的时钟信号在动作期间开始后初次激活了时,输入到第2中间级的第2输入端子的时钟信号为非激活。由此,抑制各级中输入多个时钟信号的移位寄存器的误动作。

    扫描信号线驱动电路和具备它的显示装置

    公开(公告)号:CN102473385A

    公开(公告)日:2012-05-23

    申请号:CN201080026629.3

    申请日:2010-02-17

    Abstract: 本发明的目的在于,在具备包括多个移位寄存器的扫描信号线驱动电路的显示装置中,使面板的边框面积减小。本发明的扫描信号线驱动电路包括:由第奇数级的双稳电路构成的移位寄存器、由第偶数级的双稳电路构成的移位寄存器和时钟信号用主干配线。移位寄存器的各级(例如第(4k-2)级双稳电路)从时钟信号用主干配线接收一部分时钟信号(CK2、CK2B),从其它移位寄存器(第(4k-3)级双稳电路和第(4k-1)级双稳电路)接收剩余的时钟信号(CK1B、CK1)。移位寄存器的各级也可以从相同的移位寄存器的其它级接收所述剩余的时钟信号的一部分。

    移位寄存器、驱动电路、显示装置

    公开(公告)号:CN104254890B

    公开(公告)日:2017-03-08

    申请号:CN201380012540.5

    申请日:2013-03-05

    Abstract: 一种移位寄存器,在第1中间级和第2中间级中均设有:第1输入端子,其中输入时钟信号;第2输入端子,其中输入与上述时钟信号不同相位的时钟信号;输出端子,其通过输出晶体管连接到第1输入端子;以及设定电路,其连接到第2输入端子和输出晶体管,用于设定输出晶体管的控制端子的电位,在第2中间级中设有连接到上述设定电路并输入控制信号的控制电路,将在输入到初级的移位起始信号成为激活后直至末级的输出从激活变成非激活为止的期间设为动作期间,在输入到第2中间级的第1输入端子的时钟信号在动作期间开始后初次激活了时,输入到第2中间级的第2输入端子的时钟信号为非激活。由此,抑制各级中输入多个时钟信号的移位寄存器的误动作。

    显示装置
    5.
    发明授权

    公开(公告)号:CN102782742B

    公开(公告)日:2014-09-24

    申请号:CN201080064752.4

    申请日:2010-11-08

    Abstract: 本发明的目的在于,在具备单片式栅极驱动器的显示装置中,在降低消耗电力的同时实现小型化,而不降低显示品质。传送时钟信号等驱动信号的驱动信号用主干配线(71),在以移位寄存器区域为基准与显示区域相反的一侧的区域中由源极金属(701)形成。用于传送低电平的直流电源电位的VSS用主干配线(73),在移位寄存器区域与显示区域之间的区域中由源极金属(701)形成。构成移位寄存器(410)的双稳态电路和驱动信号用主干配线(71)通过由栅极金属(702)形成的驱动信号用分支配线(702)连接。双稳态电路和VSS用主干配线(73)通过由源极金属(701)形成的VSS用分支配线(74)连接。

    扫描信号线驱动电路以及具备其的显示装置

    公开(公告)号:CN102667909A

    公开(公告)日:2012-09-12

    申请号:CN201080056850.3

    申请日:2010-10-14

    Abstract: 目的在于实现在各行的充电期间的结束后能够快速地使扫描信号下降的栅极驱动器。栅极驱动器包括2个移位寄存器,移位寄存器整体(410)中的第n级双稳态电路(SR(n)),从输出节点(51、52)输出状态信号(Q)作为扫描信号。与用于使输出节点(51、52)的电平基于第一时钟(CKA)变化的薄膜晶体管(T1、T11)的栅极端子连接的第一节点(netA),通过输入从第(n-2)级双稳态电路(SR(n-2))输出的状态信号(Q)作为置位信号(S)而成为导通电平,输出节点(51、52),通过输入从第(n+2)级双稳态电路(SR(n+2))输出的状态信号(Q)作为第一复位信号(R1)而成为断开电平,第一节点(netA)通过输入从第(n+3)级双稳态电路(SR(n+3))输出的状态信号(Q)作为第二复位信号(R2)而成为断开电平。

    移位寄存器和具备它的显示装置

    公开(公告)号:CN106663470B

    公开(公告)日:2020-06-26

    申请号:CN201580035417.4

    申请日:2015-06-26

    Abstract: 本发明实现一种扫描信号线驱动用的移位寄存器,其能够在确保对长期动作的可靠性的同时实现显示装置的窄边框化和低耗电化。各级构成电路内的输出控制节点稳定部(420)包括:薄膜晶体管(M5)该薄膜晶体管(M5)的栅极端子被提供在从前一级输出的扫描信号应该从截止电平变化为导通电平的时刻从截止电平变化为导通电平的第四时钟(CKD),漏极端子与输出控制节点(NA)连接,源极端子被提供从前一级输出的扫描信号;和薄膜晶体管(M6),该薄膜晶体管(M6)的栅极端子被提供在从后一级输出的扫描信号应该从截止电平变化为导通电平的时刻从截止电平变化为导通电平的第三时钟(CKC),漏极端子与输出控制节点(NA)连接,源极端子被提供从后一级输出的扫描信号。

    移位寄存器和具备它的显示装置

    公开(公告)号:CN106663470A

    公开(公告)日:2017-05-10

    申请号:CN201580035417.4

    申请日:2015-06-26

    Abstract: 本发明实现一种扫描信号线驱动用的移位寄存器,其能够在确保对长期动作的可靠性的同时实现显示装置的窄边框化和低耗电化。各级构成电路内的输出控制节点稳定部(420)包括:薄膜晶体管(M5)该薄膜晶体管(M5)的栅极端子被提供在从前一级输出的扫描信号应该从截止电平变化为导通电平的时刻从截止电平变化为导通电平的第四时钟(CKD),漏极端子与输出控制节点(NA)连接,源极端子被提供从前一级输出的扫描信号;和薄膜晶体管(M6),该薄膜晶体管(M6)的栅极端子被提供在从后一级输出的扫描信号应该从截止电平变化为导通电平的时刻从截止电平变化为导通电平的第三时钟(CKC),漏极端子与输出控制节点(NA)连接,源极端子被提供从后一级输出的扫描信号。

    显示装置
    9.
    发明公开

    公开(公告)号:CN102782742A

    公开(公告)日:2012-11-14

    申请号:CN201080064752.4

    申请日:2010-11-08

    Abstract: 本发明的目的在于,在具备单片式栅极驱动器的显示装置中,在降低消耗电力的同时实现小型化,而不降低显示品质。传送时钟信号等驱动信号的驱动信号用主干配线(71),在以移位寄存器区域为基准与显示区域相反的一侧的区域中由源极金属(701)形成。用于传送低电平的直流电源电位的VSS用主干配线(73),在移位寄存器区域与显示区域之间的区域中由源极金属(701)形成。构成移位寄存器(410)的双稳态电路和驱动信号用主干配线(71)通过由栅极金属(702)形成的驱动信号用分支配线(702)连接。双稳态电路和VSS用主干配线(73)通过由源极金属(701)形成的VSS用分支配线(74)连接。

    扫描信号线驱动电路和具备它的显示装置

    公开(公告)号:CN102959614B

    公开(公告)日:2015-09-30

    申请号:CN201180031177.2

    申请日:2011-05-20

    Abstract: 本发明提供在单片式栅极驱动器中与现有技术相比不会使施加于栅极总线的扫描信号的电压降低而使消耗电力降低的技术。级构成电路包括:第一~第三节点;在第一节点的电位为高电平时使扫描信号的电位向VDD电位变化的薄膜晶体管(M7);在第二节点的电位为高电平时使其他级控制信号的电位向时钟(CKA)的电位变化的薄膜晶体管(M6);在第一节点-第二节点间设置的电容器(C1);和在第二节点-第三节点间设置的电容器(C2)。在基于从不同级的级构成电路输出的其他级控制信号使第一节点的电位上升后,依次使第二节点的电位、第三节点的电位上升。在此,时钟的振幅比扫描信号的振幅小。

Patent Agency Ranking