-
公开(公告)号:CN115967393A
公开(公告)日:2023-04-14
申请号:CN202211724922.8
申请日:2022-12-30
Applicant: 复旦大学
IPC: H03K19/003 , H03K19/00
Abstract: 本发明属于半导体和集成电路技术领域,具体为一种可容忍三节点翻转的锁存器;本发明分别通过两个钟控双输入反相模块和一个钟控输入分离反相器来屏蔽存储模块中产生的多节点翻转,从而达到容忍多节点翻转的目的,可针对性应用于对可靠性要求较高的各个应用领域。本发明相对于现有技术的有益效果在于:通过两个钟控双输入反相模块构建高可靠性数据存储反馈环并且保证在锁存时期只有一个反馈环工作,不但能够实现对三个节点翻转的有效容忍,而且能够实现对双节点翻转和单节点翻转的有效容忍。功耗和面积开销较低。通过使用时钟门控技术减少电流竞争,降低功耗开销;使用较少数目的晶体管进行构建,降低面积开销。