基于RT-LAB的储能并网测试系统及其测试方法

    公开(公告)号:CN115562069B

    公开(公告)日:2024-10-01

    申请号:CN202211236710.5

    申请日:2022-10-10

    IPC分类号: G05B17/02

    摘要: 本发明提供基于RT‑LAB的储能并网测试系统及其测试方法,该系统包括:上位仿真机、RT‑LAB仿真系统和控制器,RT‑LAB仿真系统包括实时仿真机、FPGA板卡模块和接口模块;上位仿真机用于建立仿真模型,并将仿真数据传送给实时仿真机;实时仿真机用于接收仿真数据,并将仿真数据通过FPGA板卡模块进行处理后,得到电流电压的模拟信号,并将模拟信号传送给控制器;其中,FPGA板卡模块中的非线性元件采用分段线性模型进行建模,且建模后的分段线性元件的特性采用恒定的系统矩阵表示;控制器用于将模拟信号处理得到数字信号,并通过接口模块将数字信号传送给FPGA板卡模块和实时仿真机。本发明可以提高RT‑LAB的储能并网测试系统的仿真精度。

    基于RT-LAB的储能并网测试系统及其测试方法

    公开(公告)号:CN115562069A

    公开(公告)日:2023-01-03

    申请号:CN202211236710.5

    申请日:2022-10-10

    IPC分类号: G05B17/02

    摘要: 本发明提供基于RT‑LAB的储能并网测试系统及其测试方法,该系统包括:上位仿真机、RT‑LAB仿真系统和控制器,RT‑LAB仿真系统包括实时仿真机、FPGA板卡模块和接口模块;上位仿真机用于建立仿真模型,并将仿真数据传送给实时仿真机;实时仿真机用于接收仿真数据,并将仿真数据通过FPGA板卡模块进行处理后,得到电流电压的模拟信号,并将模拟信号传送给控制器;其中,FPGA板卡模块中的非线性元件采用分段线性模型进行建模,且建模后的分段线性元件的特性采用恒定的系统矩阵表示;控制器用于将模拟信号处理得到数字信号,并通过接口模块将数字信号传送给FPGA板卡模块和实时仿真机。本发明可以提高RT‑LAB的储能并网测试系统的仿真精度。