一种基于FPGA的同步时钟管理模块

    公开(公告)号:CN107577140A

    公开(公告)日:2018-01-12

    申请号:CN201710824955.2

    申请日:2017-09-14

    IPC分类号: G04G7/00

    摘要: 本发明公开了一种基于FPGA的同步时钟管理模块,属于电力系统及其自动化技术领域。本发明包括B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块和接口管理子模块,各子模块集成在一块FPGA中且B码解析子模块、自同步RTC子模块及自同步采样脉冲输出子模块均能够独立使能。本发明集B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块于一体,三大模块可分别使能,能够为电力系统继电保护及安全自动装置的同步时钟管理提供完整解决方案,灵活适用于多种系统实现方式,降低装置CPU处理时钟管理的计算开销,降低软件复杂度,提高装置整体可靠性。

    安全稳定控制装置控制策略实时校核方法

    公开(公告)号:CN102880172B

    公开(公告)日:2014-07-02

    申请号:CN201210390617.X

    申请日:2012-10-16

    IPC分类号: G05B23/02

    摘要: 本发明公开了一种安全稳定控制装置控制策略实时校核方法,以保证电网的安全稳定运行,主要包括以下步骤:依据电网当前运行方式选择对应的控制策略表;假想当前时刻为故障时刻,确定故障前电网运行状态;按照控制策略表,逐一假想发生策略表中的所有故障;根据假想的故障和该故障对应的故障前电网运行状态,在控制策略表中搜索出控制策略,将该策略按照约束条件判断后,确定实际可控制对象,并将其总控制量和控制策略对比,显示假想故障的控制对象与对比结果,若存在安全隐患则发出报警信号。本发明能够帮助调度运行和控制人员及时发现潜在的实际可控制对象与装置整定的控制措施不匹配的情况,及时处理隐患,提高电网安全稳定运行水平。