基于合并单元SV报文采样序号学习的秒脉冲同步方法

    公开(公告)号:CN104333426A

    公开(公告)日:2015-02-04

    申请号:CN201410495969.0

    申请日:2014-09-25

    Abstract: 本发明公开了一种基于合并单元SV报文采样序号学习的秒脉冲同步方法,不依赖于外部时钟同步装置,适用于保护测控装置(包括保护装置、测控装置、保护测控一体化装置、站域保护控制装置)的秒脉冲同步。根据合并单元采样序号的连续性和间隔时间判别其有效性,在其有效的前提下通过合并单元采样序号为0的报文接收时刻减去额定延迟时间和传输时间计算得出秒脉发生实际时刻,并通过合并单元采样序号为0的多帧报文接收时刻计算秒脉宽度;保护测控装置根据合并单元采样报文同步标志自动选取作为参考时间源的合并单元,并至少计算两组合并单元的秒脉冲,以作为当参考源合并单元由同步转为失步或断链异常时,实现合并单元参考时间源的无缝切换。

    一种智能变电站虚端子设计的优化方法

    公开(公告)号:CN104318006B

    公开(公告)日:2017-08-29

    申请号:CN201410557297.1

    申请日:2014-10-20

    Abstract: 本发明公开了一种智能变电站虚端子设计的优化方法,具体包括以下几个步骤:(1)创建典型间隔;(2)在智能装置ICD文件中预先定义GOOSE输入虚端子和SV输入虚端子;在智能装置ICD文件的访问点下的LLN0逻辑节点下创建Inputs节点,将GOOSE输入虚端子和SV输入虚端子添加到Inputs节点中;(3)建立典型间隔的GOOSE虚端子/SV虚端子连接关系;(4)同一电压等级相同类型的间隔内部装置之间的虚端子连接关系是相同的,通过典型间隔复制的方式完成同一电压等级下其它间隔的虚端子连线配置。本发明能够减少智能变电站设计阶段的工作量和工作复杂度,提升智能变电站虚端子设计效率和质量。

    一种智能变电站虚端子设计的优化方法

    公开(公告)号:CN104318006A

    公开(公告)日:2015-01-28

    申请号:CN201410557297.1

    申请日:2014-10-20

    Abstract: 本发明公开了一种智能变电站虚端子设计的优化方法,具体包括以下几个步骤:(1)创建典型间隔;(2)在智能装置ICD文件中预先定义GOOSE输入虚端子和SV输入虚端子;在智能装置ICD文件的访问点下的LLN0逻辑节点下创建Inputs节点,将GOOSE输入虚端子和SV输入虚端子添加到Inputs节点中;(3)建立典型间隔的GOOSE虚端子/SV虚端子连接关系;(4)同一电压等级相同类型的间隔内部装置之间的虚端子连接关系是相同的,通过典型间隔复制的方式完成同一电压等级下其它间隔的虚端子连线配置。本发明能够减少智能变电站设计阶段的工作量和工作复杂度,提升智能变电站虚端子设计效率和质量。

Patent Agency Ranking