-
公开(公告)号:CN112285538B
公开(公告)日:2022-09-20
申请号:CN202011194098.0
申请日:2020-10-30
Applicant: 国核自仪系统工程有限公司
IPC: G01R31/28
Abstract: 本发明公开了一种芯片测试方法及系统。方法包括:获取对芯片进行软件仿真测试所得的波形文件,波形文件包括芯片在软件仿真测试通过的情况下输入引脚在每个时钟周期内的输入信号波形和输出引脚相应产生的预期输出信号波形;将波形文件转换成数据流文件,数据流文件包括输入数据流和预期输出数据流;根据输入数据流控制信号输入电路产生激励信号并发送至芯片的输入引脚;通过信号输出电路回收芯片的输出引脚输出的输出信号并转换成实际输出数据流;比较实际与预期输出数据流是否相同。本发明的芯片测试系统能够复用芯片在软件开发过程中的测试数据和波形,无需额外开发测试用例,自动对比并定位预期波形和实际波形的时间点。
-
公开(公告)号:CN108986938B
公开(公告)日:2021-06-11
申请号:CN201810626279.2
申请日:2018-06-15
Applicant: 国核自仪系统工程有限公司
IPC: G21C17/00
Abstract: 本发明属于核电站保护系统的技术领域,为解决现有响应时间测试技术中,测试方法较为复杂,测试效率较低,测试对象不完整等技术问题,提供一种核电站反应堆保护系统带时滞补偿环节的停堆工况响应时间测试方法,所述方法包括:搭建测试环境,信号发生装置将正常运行工艺信号注入保护系统,使得保护系统工作在正常状态,然后信号发生装置将停堆工况信号注入保护系统,使得保护系统输出停堆信号,示波器记录跳变的时间差,在仿真软件中对停堆逻辑建模,得到时滞处理环节时间差,将示波器记录的时间差与时滞处理环节时间差相减得到停堆响应时间。
-
公开(公告)号:CN112285538A
公开(公告)日:2021-01-29
申请号:CN202011194098.0
申请日:2020-10-30
Applicant: 国核自仪系统工程有限公司
IPC: G01R31/28
Abstract: 本发明公开了一种芯片测试方法及系统。方法包括:获取对芯片进行软件仿真测试所得的波形文件,波形文件包括芯片在软件仿真测试通过的情况下输入引脚在每个时钟周期内的输入信号波形和输出引脚相应产生的预期输出信号波形;将波形文件转换成数据流文件,数据流文件包括输入数据流和预期输出数据流;根据输入数据流控制信号输入电路产生激励信号并发送至芯片的输入引脚;通过信号输出电路回收芯片的输出引脚输出的输出信号并转换成实际输出数据流;比较实际与预期输出数据流是否相同。本发明的芯片测试系统能够复用芯片在软件开发过程中的测试数据和波形,无需额外开发测试用例,自动对比并定位预期波形和实际波形的时间点。
-
公开(公告)号:CN118332540A
公开(公告)日:2024-07-12
申请号:CN202410512807.7
申请日:2024-04-26
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种安全级仪控系统的验证与确认方法及系统、程序产品,所述安全级仪控系统的验证与确认方法包括:获取需求信息和设计文件;根据所述需求信息匹配硬件模型和软件模型,并验证是否符合所述需求信息;根据所述设计文件配置硬件框架模型和软件框架模型;并验证是否符合所述设计文件;根据所述设计文件配置所述硬件模型和所述软件模型,将配置好的所述硬件模型和所述软件模型分别设置于所述硬件框架模型和所述软件框架模型中,以得到所述安全级仪控系统;验证所述硬件模型和所述软件模型是否符合所述设计文件;显示验证结果,增强了验证的完整性,提高安全级仪控系统验证与确认工作的工作效率,并提升仪控系统的安全性和可靠性。
-
公开(公告)号:CN117367773A
公开(公告)日:2024-01-09
申请号:CN202311316230.4
申请日:2023-10-11
Applicant: 国核自仪系统工程有限公司
Abstract: 本公开提供了一种滤除应力干扰的试验方法、系统、设备及介质,该试验方法包括:根据加速试验的试验目的,预设加速试验的主要应力;根据主要应力,确定由主要应力产生的附加应力;判断附加应力是否会对试验目的产生干扰;若是,则获取削弱附加应力的目标应力;对试验对象施加主要应力和目标应力,以进行加速试验。本公开通过判断试验中由主要应力产生的附加应力是否会对试验目的产生影响,在会产生影响的情况下,利用附加应力对应的不产生加速效应、或产生弱加速效应的目标应力,来滤除附加应力的干扰,以控制加速试验中应力的种类和数量,保证主要应力与试验目的之间的量化关系,提高了试验结果准确性、降低了试验的复杂性、节约了时间成本。
-
公开(公告)号:CN109448874A
公开(公告)日:2019-03-08
申请号:CN201811144030.4
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明提供了一种核动力反应堆保护系统的停堆功能的测试装置及方法,其中,该方法包括:停堆状态值确定单元,用于将核动力反应堆的停堆参数信号输入正常运行的核动力反应堆保护系统,确定一停堆状态值;模型构建单元,用于根据所述核动力反应堆保护系统的停堆处理逻辑,建立一停堆处理模型,并将所述停堆参数信号输入至该停堆处理模型,确定一停堆模拟值;相关处理单元,用于将所述停堆状态值与停堆模拟值进行相关处理,确定二者的相关度。本发明通过将实际的停堆状态值与建模得到的停堆模拟值进行相关处理,能够验证该核动力反应堆保护系统的停堆功能的正确性。
-
公开(公告)号:CN117687898A
公开(公告)日:2024-03-12
申请号:CN202311478003.1
申请日:2023-11-07
Applicant: 国核自仪系统工程有限公司 , 山东核电有限公司
IPC: G06F11/36 , G06F30/343
Abstract: 本发明公开了一种FPGA的测试系统、方法和电子设备。测试系统先对FPGA芯片的配置信息进行检测,将按照获取的配置信息自动生成的预期配置文本与FPGA芯片的配置信息生成的开发配置文本比较,检测出开发配置文本的错误;再检测FPGA芯片的代码和逻辑功能,将检测无误或者修改后的开发配置文本下装至存储设备,并利用系统平台组件库自动化生成模型,根据输入的参数和自动化生成激励工具自动生成测试激励,通过对应的数据接口将测试激励分别输入到仿真模型与FPGA芯片中,从而大大缩短了测试需要的时间,提升了测试工作的效率并降低了人为错误率,克服了测试执行者在执行测试必须要精通底层语法及编译环境配置等痛点。
-
公开(公告)号:CN117453550A
公开(公告)日:2024-01-26
申请号:CN202311422380.3
申请日:2023-10-30
Applicant: 国核自仪系统工程有限公司
IPC: G06F11/36 , G06Q10/063
Abstract: 本发明公开了数字化仪控系统的需求验证方法、系统、设备及介质,该需求验证方法包括:获取目标数字化仪控系统的原始设计需求和开发设计需求;基于原始设计需求依照功能编写对应的若干个验证用例;基于若干个验证用例生成需求比对模型;基于顺序图和活动图对文本数据进行可靠性检验。本发明利用需求比对模型中的活动图和顺序图对文本数据逐行进行比对,从而确保对开发设计需求检验的准确性和完整性,避免人工检验完整性低,且错误率高的问题。
-
公开(公告)号:CN115495385A
公开(公告)日:2022-12-20
申请号:CN202211320726.4
申请日:2022-10-26
Applicant: 国核自仪系统工程有限公司
IPC: G06F11/36
Abstract: 本发明公开了一种软件开发质量的评价方法、系统、电子设备及介质,该方法包括:获取第N轮次的异常软件的责任性异常总数量以及剩余责任性异常数量;基于剩余责任性异常数量以及责任性异常总数量计算剩余责任性异常数量百分比;基于该百分比计算第N轮次的异常消缺直通率;基于异常消缺直通率评价第N轮次的软件开发质量。本发明基于第N轮次的责任性异常总数量以及剩余责任性异常数量计算剩余责任性异常数量百分比,并基于剩余责任性异常数量百分比计算第N轮次的异常消缺直通率,基于异常消缺直通率评价该轮次的软件开发质量,能够伴随软件开发过程,直观可靠的评估不同轮次的软件开发质量,提高了软件开发质量评价效率以及评价的准确性。
-
公开(公告)号:CN109448874B
公开(公告)日:2020-11-20
申请号:CN201811144030.4
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明提供了一种核动力反应堆保护系统的停堆功能的测试装置及方法,其中,该方法包括:停堆状态值确定单元,用于将核动力反应堆的停堆参数信号输入正常运行的核动力反应堆保护系统,确定一停堆状态值;模型构建单元,用于根据所述核动力反应堆保护系统的停堆处理逻辑,建立一停堆处理模型,并将所述停堆参数信号输入至该停堆处理模型,确定一停堆模拟值;相关处理单元,用于将所述停堆状态值与停堆模拟值进行相关处理,确定二者的相关度。本发明通过将实际的停堆状态值与建模得到的停堆模拟值进行相关处理,能够验证该核动力反应堆保护系统的停堆功能的正确性。
-
-
-
-
-
-
-
-
-